頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 利用FPGA平臺架構提升信息娛樂系統設計靈活性 開發車載信息娛樂系統面臨著前所未有的挑戰。事實上,支持眾多不一致甚至矛盾的要求需要采用全新的思路。設計基于FPGA的平臺就是一種可行的解決方案,可通過設計靈活性來滿足多樣化的汽車要求。 發表于:8/4/2011 運用SAD算法降低FPGA資源利用率 資源共享是一種在保持功能性的同時減少面積或資源占用率的傳統方法。其中包括通過將一個以上的運算映射到一個運算器,實現算術運算器(如加法器、乘法器等)的共享。例如,共享后3個加法器可執行6個而不是3個加運算,使用的加法器數量減少了一半,從而減少了資源占用率。通過Xilinx ISE軟件,可以在合成屬性對話框中開啟相應開關(resource sharing)后進行資源共享。當在一個if-else程序塊(圖1)或case-endcase程序塊(圖2)中描述互斥的任務后,這些工具能檢測并實施資源共享。 發表于:8/4/2011 基于FPGA PCI的并行計算平臺實現 PCI總線(外設互聯總線)與傳統的總線標準——ISA總線(工業標準結構總線)相比,具有更高的傳輸率(132MBps)、支持32位處理器及DMA和即插即用等優點,用于取代ISA總線而成為目前臺式計算機的事實I/O總線標準,在普通PC機和工控機上有著廣泛的應用。PCI總線為滿足在插卡和系統存儲器中高速傳輸數據的要求提供了很好的途徑。 發表于:8/4/2011 基于FPGA的數字磁通門傳感器系統設計和實現[圖] 針對傳統磁通門信號處理電路中模擬元件的缺點,設計一種基于現場可編程門陣列(FPGA)的數字磁通門系統。整個系統采用閉環結構,由激勵產生模塊、信號處理拱塊和負反饋模塊組成。外圍模擬電路用高速D/A、A/D芯片取代,有利于系統溫度穩定性的提到。FPGA內的數字邏輯實現了磁通門信號解算、激勵正弦信號發生、D/A、A/D輸入/輸出串并轉換的功能,首先用硬件描述語言(HDL)設計并仿真,然后下載、配置到FPGA中,調試完成后進行實驗,通過實時處理雙鐵芯磁通門傳感器探頭輸出信號對系統進行測試。實驗結果證實了系統功能的正確性。閉環結構的采用提高了系統信號梯度線性度,與模擬系統相比,基于數字邏輯的設計溫度性能更穩定,更易于小型化,可移植性更強。 發表于:8/3/2011 關于單片機脈沖信號源的CPLD實現方法 單片機產生的脈沖信號源由于是靠軟件實現的,所以輸出頻率及步進受單片機時鐘頻率、指令數和指令執行周期的限制。文中介紹了一種以CPLD為核心的脈沖信號源,脈沖信號源的參數(頻率、占空比)由工控機通過I/O板卡設置,設定的參數由數碼管顯示,這種脈沖信號源與其它脈沖信號發生電路相比具有輸出頻率高、步進小(通過選用高速CPLD可提高頻率及縮小步進)、精度高、參數調節方便、易于修改等優點。 發表于:8/3/2011 CPLD在基于PCI總線功率模塊設計中的應用 利用CPLD技術實現了邏輯和時序的控制,簡化了硬件電路設計?;贑PLD的可編程特點,可以在不改變硬件電路整體結構的情況下對設計電路進行改造、升級以及維護:并且減少了軟件程序的操作指令,簡化了系統結構,提高了數據處理和讀取速度?;贑PLD的PWM控制器電路結構簡單,設計方便,簡化了外部線路設計,節省了PCB板空間:解決了機電一體化開發平臺中MCU模塊與功率模塊基于PCI總線的通信,并且設計產生占空比和頻率范圍可調的PWM信號能滿足直流電機的要求,適用于自動控制和電力電子領域。 發表于:8/3/2011 FPGA的DDS調頻信號研究與實現 用FPGA實現DDS調頻信號電路較采用專用DDS芯片更為靈活,只要改變FPGA中ROM內的數據和控制參數,DDS就可以產生任意調制波形,且分辨率高,具有相當大的靈活性。相比之下,DDS的功能完全取決于設計需求,可以復雜也可以簡單,而且FPGA芯片還支持在系統現場升級。另外,將DDS設計嵌入到FPGA芯片所構成的系統中,其系統成本并不會增加多少,而購買專用芯片的價格則是前者的很多倍。所以采用FPGA來設計DDS系統具有很高的性價比。 發表于:8/3/2011 科學家發現最薄單層石墨烯 或可制造芯片 隨著科技的不斷發展,電腦和手機的運行速度也將會越來越快??茖W家近日就對外公布了一種超薄的單層石墨烯物質,有望被用作電腦和手機等未來電子產品中的芯片制作材料,從而來提高這些電子產品的運行速度。 發表于:8/3/2011 大容量串行e-Flash的FPGA配置方案 本方案提出了一種基于大容量串行e-Flash的XilinxSpartanlI系列FPGA在線配置的方法。該方案適用于采用MCU的嵌入式系統中,占用MCU的I/O口資源少,且可以實現ROM的共享。MCU程序采用C語言編寫,便于在單片機、ARM等MCU間的移植。經過實際測試,配置XC2S30僅需數秒,可以應用在對設備開機時間要求不高的場合。本方案已經應用在某電力測量設備中,效果理想,運行可靠。 發表于:8/2/2011 用FPGA實現數字電視條件接收系統 在采用MPEG-2的數字電視中,加擾過程就是用一個由控制字CW控制的偽隨機序列對PES流或TS流進行擾動,使沒有被授權的用戶不能觀看節目。對于授權用戶,他們的接收機也有一個同樣的偽隨機序列產生器,如果接收到正確的CW,就可以生成解擾序列,解除信號的擾動,恢復出接收機可以播放的信號?!?/a> 發表于:8/2/2011 ?…364365366367368369370371372373…?