頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 淺談綜合布線系統施工工藝 本文主要論述在施工過程中綜合布線系統的施工工藝,對布線系統中的端接設備安裝及續接、面板安裝、光纖施工、信息插座和光纜芯線終端安裝、線纜敷設和終接、機柜及配線架安裝、布線管理等方面進行闡述,供同仁借鑒。 發表于:8/9/2011 Kyma公司推高摻雜的n+型氮化鎵體單晶襯底 美國Kyma公司新推出高摻雜n+型氮化鎵體單晶襯底,尺寸為10´10mm-2和18´18mm-2,同時他們也正在研發直徑2英寸的氮化鎵襯底,下一步是進入量產階段。這次Kyma新研制的高摻雜n+型氮化鎵襯底的電阻率小于0.02歐姆厘米,導電能力得到極大提高,電阻率比他們以前的n型氮化鎵襯底低兩個數量級。此外,Kyma也成功開發了高摻雜n+型氮化鎵襯底晶片,n型載流子濃度達到了6´1018cm-3,對應電阻率僅為0.005歐姆厘米。Kyma公司此前的n型氮化鎵產品仍然在出售,以后將被標記為n-型號。 發表于:8/9/2011 基于FPGA二次群分接器的實現 本文對二次群的分接處理,提出了一種基于FPGA的方案,介紹了二次群的幀結構,給出了幀頭捕獲、幀丟失告警、負碼速調整等VHDL語言的關鍵程序。在QUARTUSII軟件中編譯完成,資源僅占用三十多個LE,給二次群設備的設計提供了一種參考,具有很高的應用價值。 發表于:8/9/2011 納米管有毒追蹤:罪魁禍手為生產工藝! 美國半導體研究聯盟機構SemiconductorResearchCorp.(SRC)發現,納米管(nanotube)本身可能并不像先前的一些報告所說的具有毒性。 發表于:8/9/2011 PCB敷銅工藝優劣淺析 敷銅作為PCB設計的一個重要環節,不管是國產的青越鋒PCB設計軟件,還國外的一些Protel,PowerPCB都提供了智能敷銅功能,那么怎樣才能敷好銅,我將自己一些想法與大家一起分享,希望能給同行帶來益處。所謂覆銅 發表于:8/9/2011 三星使用Cadence統一數字流程實現20nm芯片流片 CadenceEncounter工具集成平臺的流程與方法學的應用,滿足了三星片上系統(SoC)產品對于高級20納米工藝技術的需要。該流程處理了IP集成與驗證,以及20納米工藝的復雜設計規則。 發表于:8/9/2011 Mentor新Capital工具讓定義車型更容易 主要為汽車、航空和國防工業提供電氣系統和線束設計流程MentorGraphics的Capital產品套裝,日前增加了三個新功能,CapitalLevelManager、CapitalModularXC和CapitalPublisher,而三者結合應用將Capital產品范圍完全擴展至電氣系統和線束設計之外,具備定義、設計、制造、服務的綜合能力。MentorGraphics集成電子系統部戰略工程亞洲經理RussellSwanson表示,采用了突破性技術的新工具,對于OEM廠商、線束制造商和售后服務均有很高的商業價值。 發表于:8/9/2011 數字電子系統的EDA設計方法研究 本文數字電壓表的功能由VHDL程序決定,用Max+Plus II軟件編譯、仿真和邏輯綜合后,下載到CPLD芯片EPF10K10LC84-4。CPLD工作主頻為100 MHz,邏輯綜合占用了174個邏輯單元,資源利用率為30%。 發表于:8/8/2011 基于FPGA的超聲波信號處理研究 為了降低超聲波流量檢測過程中噪聲對檢測精度的影響,采用FPGA器件構建了FIR濾波器,并提出一種新穎的查表法替代濾波器中的乘法運算。試驗結果表明,該濾波器設計方法顯著降低了FPGA的片內硬件開銷,提高了濾波器的運算速度,并具有良好的降噪效果。 發表于:8/8/2011 基于FPGA的PCM30/32路系統信號同步數字復接設計 摘要:在現代數字通信系統中,為了擴大信道的傳輸容量提高信號傳輸效率,常采用數字復接的技術。在分析了PCM30/32路系統基群信號幀結構的基礎上,以EDA綜合仿真設計軟件QuartusⅡ8.0為開發平臺,利用VerilogHDL硬 發表于:8/8/2011 ?…362363364365366367368369370371…?