頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于Microblaze軟核FSL總線的門光子計數器設計與實現 門光子計數器是量子光學實驗中單光子探測常用的數據采集設備,用于收集單光子探測器探測到的單個光子信號。由于不同的場合需要用到不同的計數模式,商用的計數器往往難以滿足具體的需求,或者造成采集效率低下。系統采用的是一種基于MicroBlaze系統FSL總線的可擴展計數器設計架構,該架構能夠靈活的添加不同的計數功能,并通過統一的FSL總線和Microblaze CPU與PC通信。在該架構的基礎上實現了針對量子單自旋調控實驗中常用的計數模式。系統所采用的設計和實現方式可以推廣到其他光子計數需求中,并具有較低的設計和生產成本。 發表于:8/12/2011 基于Matlab/Simulink的變頻系統仿真 采用本文中提出的PWM發生器的外控單元,對有變頻和變幅值要求的交-直-交電壓源變頻器的仿真是完全成功的,特別是對風力發電DFIG的向轉子供滑差頻率的變頻器仿真,特別有用。在整個仿真過程中只是用了Simulink的Sim Power Systems 工具庫中的元器件,無須編程,分析、計算,十分方便。 發表于:8/12/2011 一種帶有限位功能的步進電機控制器 為了適應調焦系統中爬山算法的搜索復位和區域限定要求,對通用步進電機控制器進行了改進,使其可以利用位置感應電路的限位信號主動完成搜索復位和限位。步進電機控制器通過了功能仿真,并在可編程門陣列器件中進行了實驗。結果表明該控制器實現了預期的功能要求,復位與限位功能正常。 發表于:8/12/2011 基于DVI和FPGA的視頻疊加器設計 利用FPGA作為主控單元,以數字視頻接口DVI為視頻接口、TI公司的TFP401和TFP410為視頻信號的編解碼芯片、ISSI公司的SRAM IS61LV10248-8TI為存儲單元完成視頻疊加器的設計。通過該系統,從路圖像的非黑像素能夠覆蓋主路圖像相同坐標的像素。 發表于:8/12/2011 基于FPGA的高速FIR數字濾波器的設計 FPGA有著規整的內部邏輯陣列和豐富的連線資源,特別適合于數字信號處理任務,相對于串行運算為主導的通用DSP芯片來說,其并行性和可擴展性更好。但長期以來,FPGA一直被用于系統邏輯或時序控制上,很少有信號處理方面的應用,其原因主要是因為在FPGA中缺乏實現乘法運算的有效結構。本文利用FPGA乘累加的快速算法,可以設計出高速的FIR數字濾波器,使FPGA在數字信號處理方面有了長足的發展。 發表于:8/12/2011 基于FPGA的數字閉環光纖陀螺儀模擬表頭 光纖陀螺是激光陀螺的一種,是慣性技術和光電子技術緊密結合的產物。它利用Sagnac干涉效應,用光纖構成環形光路,并檢測出隨光纖環的轉動而產生的兩路超輻射光束之間的相位差,由此計算出光纖環旋轉的角速度。光纖陀螺儀主要由表頭和調制解調電路兩個部分組成。伺服于表頭的調制解調電路根據輸入的電信號,經過相應的變換后形成反饋信號送至表頭的相位調制器中。在實際的應用過程中,相應的調制解調電路應該根據溫度、振動等情況做出相應的改變,才能最大限度地保證陀螺的精度要求。本文設計了一種基于FPGA的測試系統,模擬光纖陀螺儀的表頭,并檢測調制解調電路的性能。 發表于:8/12/2011 FPGA開發板設計中的信號完整性分析 描述了板級設計中信號完整性的一般概念及影響信號完整性的因素和解決辦法。介紹了HyperLynx信號完整性仿真工具。通過實例說明了在FPGA開發板設計中如何應用HyperLynx仿真工具保證板卡的信號質量。 發表于:8/12/2011 基于AVR和FPGA高精度數字式移相發生器的設計 基頻與共振峰參數的準確提取對于共振峰編碼算法質量起著至關重要的作用。在本課題中采用改進的雙重傅里葉變換算法進行語音參數提取。本課題分析算法所需要的語音頻譜是由機語公司的SA-0505語譜儀分析得到。機語公司的SA-0505頻譜分析儀最高分辨精度為頻率分辨精度為5 Hz,時間分辨精度為5 ms。分析結果是各頻率分量的幅值函數,不包含相位信息。由于語音信號中相位信息不影響語音分辨,所以在此基礎上的進一步工作有很大意義。 發表于:8/12/2011 多時鐘域數據傳遞的Spartan-II FPGA實現 隨著EDA技術的發展,由于其在電子系統設計領域中的明顯優勢,FPGA已經在許多方面得到了廣泛應用,特別是在無線通信領域,FPGA以其極強的實時性,指令軟件編程的極大靈活性贏得了巨大的市場。本文采用FPGA來設計一款廣泛應用于計算機、Modem、數據終端以及許多其他數字設備之間的數據傳輸的專用異步并行通信接口芯片,實現了某一時鐘域(如66 MHz)的8位并行數據到另一低時鐘域(如40 MHz)16位并行數據的異步轉換,并且客戶可以根據自己的要求進行數據定義。完成數據在不同時鐘域間的正確傳遞的同時防止亞穩態的出現,保持系統的穩定,是電路設計的關鍵。 發表于:8/11/2011 基于FPGA的云閃時差定位同源脈沖匹配算法實現 針對甚高頻(VHF)云閃時差法雷電定位同源脈沖匹配難點,提出了用FPGA實現相關性判斷的同源脈沖算法設計思路。為提升系統性能、適應云閃甚高頻信號的處理需求,采用了改進的算法并用實測數據在MATLAB、FPGA上對算法進行驗證,設計完成了云閃波形同源脈沖匹配算法在FPGA上的實現。系統通過了Modelsim的仿真驗證并在DE2平臺上完成了硬件測試。設計共消耗了3 499個邏輯單元,最高處理速度可達98.07 MHz,滿足了實際應用的要求。 發表于:8/11/2011 ?…359360361362363364365366367368…?