頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于89C55和FPGA的頻率特性測試儀 頻率特性是一個系統(或元件)對不同頻率輸入信號的響應特性,是一個網絡最重要的特性之一。幅頻特性和相頻特性綜合稱為頻率特性。測量頻率的方法有點頻法和掃頻法。傳統的模擬式掃頻儀價格昂貴、體積龐大,不能直接得到相頻特性,給使用帶來諸多不便。為此,設計了數字掃頻式頻率特性測試儀。 發表于:8/18/2011 基于FPGA的外部存儲器設計 本文介紹了FPGA外部存儲器的設計方法,可以有效地解決雷達實時信號處理過程中海量數據的存儲問題,同時也可以充分利用FPGA去控制SDRAM和FLASH,不僅保證了資源的充分利用,也可以有效地滿足信號處理過程中的高速實時的要求。另外,可以根據FPGA型號的不同,適當地更改外部存儲器,以滿足不同的應用場合。 發表于:8/18/2011 利用Spartan-6設計智能驅動控制系統 賽靈思設計服務部(XDS)已經為ISM領域的一家主要廠商開發出了一款基于FPGA、支持CANopen和EtherCAT接口的電機控制平臺原型來解決這些問題。賽靈思設計服務部的工作是設計并實現一個功能齊備的模塊化系統,以便在客戶的新一代智能驅動器中重用。通過在模塊化系統架構中集成賽靈思Spartan-6 FPGA SP605評估套件基礎目標設計平臺以及第三方IP核,提供先進的電機控制算法和工業網絡支持,實現了一款高效、可擴展的設計方案。 發表于:8/18/2011 基于PXIE總線的高速CCD數字圖像采集系統設計 本文介紹了一種基于PXIE總線和Camera Link協議的高速CCD圖像采集系統的設計方案。該方案給出了一種Camera Link硬件接口電路的設計思路,并且選用Xilinx公司的Virtex-5 LX50T型FPGA作為整個采集系統的核心處理器,同時對Virtex-5自帶的IPcore進行研究和開發,實現Camera Link采集卡通過PXIE總線與上位機進行串行通信。在試驗過程中,FPGA設計靈活,開發周期短的優點充分得以體現,為下一步的高速圖像采集系統的研制奠定了基礎。 發表于:8/18/2011 基于FPGA的FIR數字濾波器的優化設計 FPGA最明顯的優勢在于其實現數字信號處理算法的并行性,可以顯著提高濾波器的數據吞吐率,隨著FPGA技術的不斷發展,現在的FPGA不僅包含查找表、寄存器、多路復用器、分布式塊存儲器,而且還嵌入專用的快速加法器、乘法器和輸入/輸出設備,因而成為高性能數字信號處理的理想器件。而在FPGA中,數字濾波器不同的實現方法所消耗的FPGA資源是不同的,且對濾波器的性能影響也有較大差異。基于此,本文從FIR濾波器的系數考慮,采用CSD編碼,對FIR數字濾波器進行優化設計。 發表于:8/18/2011 基于CPLD/FPGA的多串口設計與實現[圖] 在工業控制中如何提高一對多的串口通訊可靠性和系統的集成性成為研究熱點。本文利用嵌入式技術,提出基于CPLD/FPGA的多串口擴展設計方案。實現并行口到多個全雙工異步通訊口之間的轉換,并根據嵌入式系統實時性的需要,在每個UART接收器中開辟了8個接收緩沖單元,實現高速嵌入式CPU與RS232通訊設備之間的速度匹配,同時,串行口波特率等參數可根據需要進行設置。通過實踐證明,本文設計的基于CPLD/FPGA的多串口完全符合工業控制中一對多串口通訊的要求。 發表于:8/17/2011 通用音頻解碼器驗證系統設計與實現 設計并實現了一個基于FPGA的音頻解碼器驗證系統。同傳統的驗證系統相比,系統不僅具有很強的通用性,還具有良好的可擴展性和強大的圖形化顯示功能,可以很方便地對各種音頻解碼器進行片上驗證。該系統的實現縮短了音頻解碼器的片上驗證周期,有助于研究人員提高工作效率,具有很大的實用價值。 發表于:8/17/2011 新型高分辨率LCD控制器的設計與實現 為了解決ARM等嵌入式處理器驅動大屏幕LCD困難的問題,提出了一種基于FPGA的大屏幕LCD控制器解決方案。該控制器通過搭建合理的架構設計及巧妙的總線仲裁機制,解決了大屏幕顯示所需的高刷新率和高更新率問題。同時,多個內部寄存器使其支持各種型號的LCD顯示器,并成功地驅動了15英寸的LCD顯示器。 發表于:8/17/2011 基于PSoC的車用單片機試驗裝置設計 本裝置的特點是將測量頻率、PWM輸出和UART通信集成到了一起,而且測量頻率的范圍比較大,且輸出的PWM精度高,最重要的是可在硬件上節省一部份外圍設備,因而縮減了印刷板的空間和功耗。 發表于:8/17/2011 基于FPGA的MT9P401圖像傳感器驅動設計 針對目前道路抓拍相機分辨率低的現狀,提出一種基于FPGA的大面陣CMOS圖像傳感器驅動設計。設計采用Micron公司的CMOS圖像傳感器MT9P401,以Altera公司生產的EP2C8T144C8為硬件平臺,將Verilog HDL編寫的I2C總線模塊嵌入FPGA內部實現對CMOS圖像傳感器參數的設置。軟件仿真和實驗結果表明驅動設計合理,CMOS圖像傳感器在驅動時序的作用下,進入正常工作狀態。 發表于:8/16/2011 ?…357358359360361362363364365366…?