頭條 使用有安全保障的閃存存儲構建安全的汽車系統 在現代汽車嵌入式系統中,高度安全的數據存儲是必不可少的,尤其是在面對日益高明的網絡攻擊時。本文將介紹設計師正確使用閃存的步驟。 最新設計資源 基于DVB-H標準的RS譯碼器算法與FPGA實現[可編程邏輯][通信網絡] 介紹了符合DVB-H標準的RS(204,188)碼的參數與譯碼算法,給出了一種用于求解關鍵方程的改進型無逆BM算法,使用Verilog語言完成了基于該算法的譯碼器設計與實現。測試結果表明,該譯碼系統性能優良,在節約硬件資源的同時滿足了高速處理的需要。 發表于:8/20/2018 基于矩陣變換器的異步電機容錯控制的研究[測試測量][工業自動化] 矩陣變換器(MC)具有輸入輸出特性好、電力諧波低、體積小等優良特性,但研究學者發現MC在實際應用中并不能穩定、可靠地運行,因而提出了不同的控制策略來提高其運行穩定性。本文提出一種MC的容錯控制方法,使MC—電機系統在出現故障的情況下依然能夠穩定運行或者安全停車,并對MC的輸出進行諧波分析。仿真實驗驗證了采用容錯控制能夠提高矩陣變換器的運行穩定性,證明了這一理論的正確性和可行性。 發表于:8/20/2018 基于無源控制的PMSM無傳感器方法研究[電源技術][工業自動化] 采用能量成形和互聯、阻尼配置的無源性控制方法,完成了永磁同步電機的端口受控哈密頓系統(PCH)的建模和速度調節器的設計,證明了系統平衡點的穩定性。針對系統轉速辨識問題,提出由脈振高頻電壓信號注入法和滑模自適應觀測器法相結合的新型無速度傳感器的復合方法。通過速度切換方案的設計,實現了兩種方法間的平滑切換。解決了單一方法不能在全速度范圍內同時兼顧良好的動態、穩態性能的問題,不僅節省了成本,還增強了整個系統的可靠性。仿真結果表明,該控制系統具有良好的動態、穩態性能。 發表于:8/20/2018 基于FPGA的雙聲傳感器定位系統的設計[可編程邏輯][工業自動化] 針對小體積聲探測系統對陣元數量的要求,設計了基于FPGA的雙聲傳感器定位系統。該定位系統利用兩個聲傳感器接收的回波的聲壓和時延值進行聯合定位,可以達到減小陣元數量的目的。同時,利用硬件描述語言和DSP Builder完成了整個系統的構建。仿真和實驗結果表明,所設計的定位系統工作頻率可以達到94.4 MHz,完成一次定位只需要52 μs,定位誤差在1%之內。 發表于:8/20/2018 NAF點乘算法的并行計算研究[其他][信息安全] 分析了目前常用的NAF點乘算法,并提出了改進的并行NAF點乘算法,改進后的算法具有并行調度點加和點倍的特點,實驗表明改進后的算法比原算法效率有明顯提高。 發表于:8/20/2018 一種乘同余偽隨機序列快速實現的FPGA設計[可編程邏輯][信息安全] 針對一類乘同余運算,提出了一種快速算法。采用1個32位乘法、2個32位加法、少量移位操作和1個最高位分離操作方法,避免了連續減法和除法運算。采用硬件語言設計了快速算法。在此算法的基礎上,設計了基于FPGA的偽隨機序列發生器。 發表于:8/20/2018 基于分數階傅里葉變換的多項式相位信號參數估計[通信與網絡][通信網絡] 研究了一種基于分數階傅里葉變換(FRFT)的多項式相位信號快速估計方法,對于線性調頻信號(LFM),即用信號延時相關解調的方法得到調頻斜率的粗略估計,從而得到分數階旋轉角度的范圍,簡化為小范圍的一維搜索問題。多項式相位信號的檢測通過延時相關解調可轉化為LFM信號的檢測,再運用FRFT便可進行參數估計。理論分析與仿真結果表明該方法簡單,估計性能好。 發表于:8/20/2018 基于環的空時編碼結合CPFSK的聯合編碼設計[通信與網絡][通信網絡] 利用Rimoldi的CPM分解模型,將STC與改進型無反饋的CPE聯合設計,研究了一種基于整數環的STC-CPFSK編碼器的設計方法。分析和仿真表明,與傳統的STC-CPM編碼器相比,該編碼器具有結構簡單,復雜度低且易實現的優點,同時能得到優異的系統性能。 發表于:8/20/2018 基于3 GS/s 12 bit ADCs的 高速串行接口控制層電路的設計與實現[模擬設計][通信網絡] 高性能數據轉換器是第五代移動通信基站系統的核心器件,其采樣速率不低于3 GS/s、分辨率高于12 bit,因此高速串行接口取代傳統接口電路成為必然趨勢?;贘ESD204B協議設計了一種應用于3 GS/s 12 bit ADCs的高速串行接口控制層電路。在保證高速傳輸的前提下,折中考慮功耗和資源,該電路在傳輸層采用預分頻技術完成組幀;在數據鏈路層采用極性信息簡化編碼技術實現8 B/10 B編碼。在Vivado 16.1環境下,采用Xilinx公司的ZC706 FPGA中PHY IP和JESD204B Receiver IP完成控制層接口電路的驗證。實驗結果表明數據傳輸正確,且串化后的傳輸速度達到7.5 Gb/s,相較于同類型的接口設計,其傳輸速度提高了50%。 發表于:8/20/2018 電流控制電流傳輸器的溫度補償技術[模擬設計][汽車電子] 針對于目前CMOS電流控制電流傳輸器(CCCII)中普遍存在的溫度依賴性問題,提出一個新的溫度補償技術。這種技術主要使用電流偏置電路和分流電路為CCCII產生偏置電流,其中偏置電路中的電流和uCox成正比。基于0.5 um CMOS工藝參數,運用HSPICE仿真軟件,對提出的電路進行仿真,仿真結果驗證了電路的正確性。 發表于:8/20/2018 電力場效應管隨機電報信號噪聲的檢測與分析[電源技術][智能電網] 電力場效應管(Power Metal Oxide Semiconductor FET,P-MOSFET)是構成電力通信電源的核心器件,其可靠性直接影響到電力通信的安全穩定運行。隨機電報信號(Random Telegraph Signal,RTS)噪聲是表征其可靠性的敏感參數,為了能夠檢測與分析P-MOSFET內部的RTS噪聲,提出一種改進型的經驗模態分解(Empirical Mode Decomposition, EMD)自適應選擇算法檢測RTS噪聲,運用時間和波形相關系數優化高階累計量分析RTS噪聲。仿真結果表明,新算法的濾波效果優于傳統的算法,優化后高階累計量不僅提高了RTS噪聲處理能力,而且驗證了其在零頻處具有1/f的特性。 發表于:8/20/2018 基于FPGA的相關干涉儀算法的研究與實現[可編程邏輯][工業自動化] 提出一種利用FPGA實現相關干涉儀測向算法的方法,給出了測向系統的結構和組成框圖,并詳細介紹了FPGA內部模塊的劃分及設計流程,最后結合實際設計出一種實現方案,并討論了該方案在寬帶測向中較原有實現方式的優勢。為了使算法更適于FPGA實現,提出了一種新的相位樣本選取方法,并仿真驗證了該方法與傳統方法的等效性。 發表于:8/20/2018 基于粒子群算法的超寬帶接收機設計[通信與網絡][通信網絡] 超寬帶(UWB)接收機具有高度非線性,其傳統設計方法依賴于經驗,十分復雜。提出了一種基于粒子群優化算法的UWB接收機系統級設計方法PSO-UWB。該方法基于粒子群改進算法AdpISPO,根據系統輸出信噪比(SNRout)和重要部件參數之間的關系函數,以SNRout最大化為目標進行參數的優化計算。ADS仿真結果證明,PSO-UWB方法的優化結果符合設計要求,具有可行性。 發表于:8/17/2018 腦電檢測前置放大器靜電保護電路的設計[模擬設計][醫療電子] 以CMOS儀表運算放大器作為腦電檢測前置放大器是經常選擇的技術方案。但是,在使用過程中人體靜電所產生的高能電子流會擊穿COMS管的絕緣柵并停留在那里,從而使得放大器無法正常工作。采用在輸入回路中并接二極管或電容器的方法可以實現靜電保護,但由于器件參數的不對稱性將極大地降低系統的共模抑制比。為此設計了一個有源儲能電路,通過該電路能精密調節等效電容量的大小,在不影響共模抑制比的前提下,提高了放大器的抗靜電能力,增強了系統的可靠性。 發表于:8/17/2018 基于GaAs IPD的K波段芯片濾波器[微波|射頻][通信網絡] 基于砷化鎵集成無源器件(Integrated Passive Device,IPD)工藝,研制出了一款性能優良的K波段發夾型帶通濾波器芯片,測試結果表明:在19.5~21.3 GHz頻帶內,該芯片濾波器的插入損耗<2.6 dB,最小插入損耗為20 GHz處2.2 dB, 帶內輸入輸出回波損耗<-25 dB,群時延波動<50 ps, 測試結果與仿真設計十分吻合。該濾波器尺寸僅為2.96 mm×1.8 mm×0.1 mm,相比傳統工藝的微波濾波器,體積大大縮小,符合當前通信、雷達等微波系統中器件小型化的發展趨勢,具有廣闊的應用前景。 發表于:8/17/2018 ?…347348349350351352353354355356…?