頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于DSP和DSP/BIOS的實時雷達信號采集與處理系統 技術論文,站點首頁,技術,MCU / DSP,EDA及可編程,數據采集,軍工,航空/航天/航海 發表于:8/27/2007 Altera第五屆全國大學教師會議在京成功舉辦 廠商新聞,站點首頁,資訊,EDA及可編程,要聞 發表于:8/27/2007 網絡處理器IP2022及其在嵌入式牌照識別系統中的應用 技術論文,站點首頁,技術,MCU / DSP,嵌入式系統,網絡與通信,EDA及可編程,汽車電子,交通運輸 發表于:8/22/2007 一種基于FPGA的幀同步提取方法的研究 簡要地介紹了M序列碼作為同步頭的幀同步提取的原理。在研究了相關處理的基礎上,提出了采用補碼配對相減匹配濾波法實現同步提取的新方法。該方法僅利用減法器和加法器,不僅使電路設計簡單,而且使電路得到極大的優化,大大節省了PPGA內部資源。 發表于:8/21/2007 一種基于FPGA的A超數字式探傷系統的研究 簡略介紹了超聲探傷的基本原理,并在此基礎上提出了一種基于FPGA的A型數字式超聲系統的構成方式,著重介紹了系統的硬件構成。其中,基于FPCA的數字信號處理模塊從根本上解決了傳統A型探傷儀的采樣速度低、處理速度慢的問題。 發表于:8/21/2007 DS/FH混合擴頻接收機解擴及同步技術的FPGA實現 研究采用編碼擴頻的DS/FH混合擴頻接收機的核心模塊——同步及解擴部分的FPGA實現結構。將多種專用芯片的功能集成在一片大規模PPCA芯片上,實現了接收機的高度集成化、小型化。偽碼的串并混合捕獲算法及跳頻同步算法等均采用硬件完成,提高了捕獲速度。實驗結果證明該方案是正確可行的。 發表于:8/21/2007 基于DSP與雙目CMOS攝像頭的數字圖像處理系統 設計應用,站點首頁,技術,EDA及可編程,多媒體,數據采集 發表于:8/20/2007 Xilinx 宣布提前發售量產SPARTAN-3A DSP器件 廠商新聞,站點首頁,資訊,網絡與通信,EDA及可編程,消費電子 發表于:8/20/2007 Catalyst半導體為廣受歡迎的可編程數字電位器(DPP?)增加超小型2 x 2.5mm TDFN封裝 新器件,站點首頁,芯片,模擬技術,EDA及可編程 發表于:8/16/2007 Microchip 推薦企業,站點首頁,芯片,EDA及可編程 發表于:8/16/2007 ?…612613614615616617618619620621?