頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于NiosⅡ的圖像采集和顯示的實現 采用OV2610的CMOS圖像傳感器和26K色的TFT液晶屏,在SOPC上集成了OV2610、TFT液晶控制器和DMA控制器,實現了圖像數據流的采集和顯示。 發表于:11/21/2007 DRM系統的SHA256算法設計及FPGA實現 介紹了一種適于DRM系統的SHA-256算法和HMAC算法,給出了在FPGA上實現SHA256算法和HMAC算法的一種電路設計方案,并對算法的硬件實現部分進行了優化設計,給出了基于Altera公司的Stratix II系列的FPGA的實現結果。 發表于:11/19/2007 3-DES IP核的VerilogHDL設計 首先介紹了3-DES算法的加密/解密原理,在此基礎上,采用流水線技術,設計了一種高速的3-DES加/解密IP核,并用VerilogHDL語言描述其中的各個模塊。為了能更好地與其他IP核互聯,為該IP核設計了輸入輸出控制信號,同時將其下載到FPGA中進行驗證,獲得了良好的性能。 發表于:11/19/2007 面積優先的分組密碼算法SMS4 IP核設計 對新分組密碼算法SMS4進行了FPGA實現。所設計的SMS4算法的IP核主要包括具有加解密功能的非流水線式數據通路和實時產生子密鑰的密鑰擴展模塊,并且支持電子密碼本(ECB)和分組鏈接(CBC)兩種工作模式。提出了一種不含密鑰初始化的運行模式,使解密吞吐率提高近一倍。實驗表明,該IP核吞吐率高且相對面積小,非常適合面積受限條件下的無線產品應用。 發表于:11/19/2007 開啟可配置處理新時代 Xilinx發布新一代完整的嵌入式處理平臺 新器件,站點首頁,芯片,MCU/DSP,嵌入式系統,EDA及可編程 發表于:11/14/2007 一種基于DAB正交頻分復用系統的變長度高速FFT處理器的硬件設計 技術論文,站點首頁,技術,模擬技術,EDA及可編程 發表于:11/14/2007 Altera和Synopsys合作,為ASIC設計提供Nios II處理器內核 Altera公司(NASDAQ: ALTR)和Synopsys有限公司(NASDAQ: SNPS)今天宣布,Altera流行的Nios II處理器內核可通過DesignWare Star IP包提供許可給客戶使用。這一新品擴展了Altera現有的FPGA和HardCopy 結構化ASIC產品供給,幫助Nios II用戶將設計移植到標準單元ASIC。Nios II處理器內核是應用最廣泛的FPGA處理器,其客戶群有5,000多家電子設備生產商,包括世界上排名靠前的OEM。 發表于:11/14/2007 實時紅外弱小目標檢測跟蹤系統 技術論文,站點首頁,技術,MCU/DSP,EDA及可編程,多媒體 發表于:11/13/2007 RFID防碰撞算法的FPGA仿真實現 研究無線射頻身份識別(RFID)系統中的防碰撞算法的硬件仿真設計。在介紹防碰撞算法原理的基礎上,基于曼徹斯特編碼(Manchester)方式,實現了多標簽識讀過程中的解碼和防碰撞算法。利用FPGA對算法進行了仿真,結果表明本方法具有速度上的優越性和技術上的可行性。 發表于:11/7/2007 自適應階梯模糊控制器的FPGA實現 采用自適應階梯模糊控制方法對汽車制動裝置中的電渦流緩速器進行控制,在FPGA芯片上實現自適應階梯模糊控制器的第一級與第二級。詳細介紹模糊控制器內部結構及各模塊的實現方法,并對模糊推理算法進行優化。最后在FPGA開發板上進行了仿真測試。 發表于:11/6/2007 ?…610611612613614615616617618619…?