頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 Spartan-3系列FPGA-終極低成本的應用平臺 芯片及解決方案,站點首頁,芯片,EDA及可編程 發表于:12/10/2007 基于視頻解碼芯片與CPLD的實時圖像采集系統 本文設計了一套基于視頻解碼芯片SAA7114H與CPLD的實時圖像采集系統,其硬件結構簡單,系統穩定,完全滿足基于DSP的活動目標跟蹤系統的需要,具有很強的實用性,稍加改動即可用于其他場合,如監控系統等。 發表于:12/7/2007 Vector Informatik在網絡接口產品線上采用了Altera Cyclone III FPGA 廠商新聞,站點首頁,資訊,EDA及可編程 發表于:12/5/2007 用EPLD實現單脈沖二次雷達的應答解碼處理 技術論文,站點首頁,技術,EDA及可編程,多媒體 發表于:12/5/2007 基于OMAP5910的移動媒體播放機設計 技術論文,站點首頁,技術,EDA及可編程,多媒體,消費電子,便攜設備 發表于:12/5/2007 Altera新的Nios II嵌入式評估套件在嵌入式系統中展示了獨特的FPGA設計能力 Altera公司(NASDAQ: ALTR)今天宣布開始提供新的Cyclone III版Nios II嵌入式評估套件。Nios II評估套件是功能豐富的低成本平臺,為嵌入式設計人員提供快捷簡單的實踐方式來評估Nios II處理器、SOPC Builder系統設計軟件及其定制應用軟件。 發表于:12/4/2007 PSoC-----嵌入式系統設計的新突破 PSoC-----嵌入式系統設計的新突破 發表于:12/4/2007 Synplicity 加入 Xilinx ESL 的設計生態系統 廠商新聞,站點首頁,資訊,MCU/DSP,EDA及可編程 發表于:11/29/2007 基于FPGA的高速PID控制器設計與仿真 采用流水線和狀態機設計方法對增量式數字PID控制算法進行了優化設計,給出了優化后的FPGA實現方法,對完整的PID控制系統進行了軟件仿真。 發表于:11/27/2007 Altera Quartus II軟件榮膺EDN中國2007創新獎 廠商新聞,站點首頁,資訊,EDA及可編程 發表于:11/27/2007 ?…609610611612613614615616617618…?