頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于Verilog計算精度可調的整數除法器的設計 目前,實現除法器的方法有硬件實現和軟件實現兩種方法。硬件實現的方法主要是以硬件的消耗為代價,從而有實現速度快的特點。用硬件的方法來實現除法器的研究很多,如利用微處理器實現快速乘除法運算,FPGA實現二進制除法運算,模擬除法器等;而通過軟件實現的除法器算法,可以大大提高器件的工作頻率和設計的靈活性,可以從總體上提高設計性能,而設計高效實用的算法是除法器的關鍵,故除法器的算法研究成為現今熱點。 發表于:3/16/2010 基于CPLD的曼徹斯特編碼技術 研究了曼徹斯特編解碼方法,采用VHDL語言在CPLD上實現了編解碼,使系統的功能高度集成,提高了系統的靈活性與兼容性。通過MAX+PLUS II仿真了2 MB/s速率下的編解碼,結果和理論分析一致,驗證了編解碼電路設計的有效性和可行性。 發表于:3/15/2010 基于速大容量存儲系統設計 設計中相機輸出LVDS串行數據通過接收電平轉換和串并轉換后得到10路×8 bit的并行數據流,其數據流速率最大為66 MHz。之后根據相機MC1311的性能指標可計算出Camera Link高速接口與數據存儲系統的存儲容量要求與存儲速度要求,即:單幀數據量為1280×1024×8 bit;每秒最大數據量為500×1280×1024×8 bit;Camera Link高速接口單路數據速率為65.536 MByte,如果需要連續存儲60秒的視頻數據,則需要40 G Byte存儲器容量。100 GByte的存儲容量最多大約可存儲2.5分鐘視頻數據。 發表于:3/12/2010 基于FPGA的一種新型8通道數據采集系統 以FPGA為核心控制模塊,搭載MAX1300為數據采集模塊,完成8通道、16位精度數據采集系統。采集數據在FPGA內部儲存,DSP在適當時刻對其進行讀取以完成伺服控制工作。針對以往數據采集系統的局限,FPGA內部對所采集數據進行預處理,減輕了CPU數據處理強度和負擔。詳細介紹了各芯片硬件電路設計,給出FPGA內部各功能模塊邏輯圖。 發表于:3/11/2010 三星電子和賽靈思共同宣布賽靈思45nm Spartan-6 FPGA 系列實現全面量產供貨 全球高級半導體技術領先者三星電子有限公司和全球可編程邏輯解決方案領導廠商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))日前共同宣布,賽靈思 Spartan®-6 FPGA 系列已取得三星電子旗下晶圓代工廠三星代工(Samsung Foundry)的 45nm 工藝技術的全面生產認證。這種先進的工藝節點技術結合業界一流的 FPGA 設計,可實現低成本、低功耗、高性能的最佳平衡,從而使 Spartan-6 系列 FPGA 能夠滿足成本敏感型市場的各種應用需求。今天發布的消息標志著在三星代工制造的賽靈思45nm Spartan-6 FPGA 系列已經能夠立即實現量產供貨。 發表于:3/11/2010 基于SoC的音頻IP模塊設計 IP稱之為知識產權,它可以認為是封裝在硬件設計中的可重復利用的軟件,就功能而言,IP核可以定義為SoC的基本電路功能塊又稱為內核,可由用戶或專用IC公司或獨立的公司開發而成,IP核的顯著特點是具有重用性。鑒于SoC系統設計者很難獨自開發、維護和移植所有必須的IP核,所以在Soc設計中必然要用到第3方的IP核,當IP核被轉移到用戶設計與制造工藝中時,IP核被重復利用了,具有自主知識產權的IP核的復用是Soc設計中解決設計層次、產品成本、設計周期和降低風險的關鍵環節是SoC設計中的關鍵技術。IP核重復利用可以提高設計能力,節省設計人員可以縮短上市時間,更好的利用現有的工藝技術,降低成本。基于此筆者設計了基于SoC的音頻接口IP模塊。 發表于:3/11/2010 3D視頻處理:FPGA唱主角 ASIC急需標準 《阿凡達》3D電影的熱映,引發了前所未有的3D熱潮。不僅3D電影頻頻出擊,3D電視也著實火了一把,在前不久舉辦的CES(國際消費電子產品展)展上,各大電視廠商包括索尼、三星、松下等等都紛紛推出3D電視,使之成為CES的最大亮點之一。而無論是電影、電視還是其他3D產品,其實都離不開一項關鍵技術———3D視頻處理,目前在這方面唱主角的則是FPGA(可編程邏輯門陣列)技術。 發表于:3/11/2010 基于嵌入式系統的便攜式多參數監護儀的研究 研究了基于嵌入式計算機的多參數監護儀的設計原理與實現,該系統由多參數信號采集模塊、嵌入式計算機系統和GPRS模塊構成。介紹了嵌入式計算機系統的硬件和軟件組成部分以及應用程序的交叉編譯過程,并在此基礎上實現了基于Qtopia的應用監護程序。該監護儀以嵌入式計算機為載體,以多參數信號采集模塊采集到的血氧、心電、呼吸、血壓、體溫等人體生物醫電方面的信號為基礎,實現了基于無線GPRS的多參數實時在線監護。 發表于:3/10/2010 基于SOPC技術的內存映射型LCD控制器設計研究 LCD以其低工作電壓、低功耗、顯示效果好、易集成和輕巧便攜等特點率先進入平板顯示市場并不斷拓寬其應用領域。隨著數字化作戰模式的發展,LCD必將越來越多地被應用于各種機載、艦載、裝甲車輛等軍用裝備。而常用的雙口RAM、乒乓操作等類型顯示控制器在成本、速度或靈活性方面存在一些不足。本文提出并沒計了一種基于SOPC技術的內存映射型LCD控制器,設計了系統實驗平臺,最后對該控制器的穩定性、實用性進行了驗證。實驗結果表明,該控制器具有成本低、實用性強、靈活性強等優點,并可推廣到LED、CRT等類型屏幕的驅動控制。 發表于:3/10/2010 基于EP2SGX系列FPGA的PCI接口設計 在現代雷達數據處理系統和其他應用系統中,傳統的ISA、EISA等總線已逐漸無法適應高速數據傳輸的要求。而PCI局部總線以其高性能、低成本、使用方便和適應性等優點成為大多數系統的主流總線。其中常用的33 MHz、32位的PCI總線尖峰傳輸速率為132 MB/s。PCI總線接口相對其他總線接口來說是比較復雜的,它有著嚴格的同步時序要求,且為了實現即插即用和自動配置,PCI總線的配置空間有許多配置寄存器需要設置。本文在簡要介紹PCI總線及其特點的基礎上,介紹了如何利用FPGA設計PCI總線的接口電路,并給出了設計PCI總線接口時應注意的一些問題。 發表于:3/9/2010 ?…479480481482483484485486487488…?