頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 一種新型SoPC自動指紋識別系統設計 設計了一種基于SoPC的新型結構的自動指紋識別系統。通過對指紋處理整體流程的選擇和優化,將耗時較多的指紋預處理部分整體硬件化,耗時較少的匹配部分軟件化,使得系統處理速度有了顯著提高,1.5 s內可以完成一幅指紋圖像的預處理,3 s內可以完成一幅指紋圖像的比對。使用Quartus II軟件完成了系統模塊設計及仿真,使用Nios II IDE軟件完成了軟件代碼的實現,并在以Altera 公司的Cyclone II FPGA芯片為核心的DE2開發板上實現了整個系統。 發表于:10/12/2010 基于高效信道化的偵察接收機設計與實現 為了解決電子偵察接收機中同時到達信號的接收問題,從傳統的低通濾波器結構出發,給出了一種無盲區高效數字信道化接收模型。信道化之后進行瞬時幅度和相位差提取。通過系統仿真,驗證了該信道化模型的正確性;通過搭建信道化接收機的硬件平臺并對實際系統測試,驗證了瞬時幅度及相位差測試的正確性。 發表于:10/12/2010 浮點反正切函數的FPGA實現 設計了一種基于CORDIC算法計算浮點反正切函數的的硬件結構,并在Altera公司的FPGA芯片上進行了驗證,最后在Nios II處理器系統中以用戶自定義指令的形式實現,通過C語言程序驗證了浮點反正切模塊的正確性。 發表于:10/12/2010 FPGA的DSP性能分析 FPGA在高性能數字信號處理領域越來越受關注,如無線基站。在這些應用中,FPGAs通常被用來和DSP處理器并行工作。有更多的選擇當然是好的,但這也意味著系統設計師需要一個確切的FPGAs及高端DSP信號處理器性能參數圖。不幸的是,常用的參數圖在這種情況下都是不可靠的。例如,由于數字信號處理應用程序主要依賴于乘法累加器(MAC)操作,DSP處理器供應商和FPGA供應商通常將MACs每秒最高運轉速度作為數字信號處理器性能好壞最簡單的評判方式。但僅僅通過MAC吞吐量來預測數字信號處理性能是有失公平的,對FPGA和DSP也一樣。這里有幾個原因。MAC計算出來的FPGA性能指數總是假設硬連線的數字信號處理部件是在其最高時鐘速率運行的。在實踐中,典型的FPGA設計將采用較低的速度。另一方面,使用硬連線原理并不是在FPGA上執行實現MAC的唯一方法;另外MAC吞吐量可以通過使用可編程邏輯資源和分布式算法來實現。此外,并不是所有的信號處理算法都采用MAC密集型。例如,Viterbi譯碼,是電信應用中的一個關鍵的DSP算法,并沒有用到MAC系統。另一種用來評估信號處理性能的辦法,是使用普通的DSP功能(如FIR濾波器)。但是, 發表于:10/11/2010 CY8C20xx6A設計的1.8V CapSense觸摸技術 本文介紹了CY8C20xx6A主要特性,邏輯方框圖,CapSense系統方框圖以及通用CapSense控制套件電路圖。Cypress公司的CY8C20xx6A是最新和最低功耗的1.8VCapSense解決方案,工作電壓1.71V到5.5V,采用低功耗CapSense®模塊,可配置的電容式感測元件和支持組合使用CapSense按鈕、滑條、觸摸板、觸摸屏和接近傳感器,M8C處理器的速度最高可達24MHz,主要用于以電池為能源的手持設備,移動設備,藍牙手持設備以及打印機,LCDTV和監視器等。CY8C20xx6A主要特性:■1.71V到5.5V工作電壓■低功耗CapSense®模塊可配置的電容式感測元件支持組合使用CapSense按鈕、滑條、觸摸板、觸摸屏和接近傳感器■強大的Harvard架構處理器M8C處理器的速度最高可達24MHz速度高、功耗低中斷控制器溫度范圍:-40℃至+85℃■靈活的片上存儲器3個程序/數據存儲器容量選項:CY8C20x36A:8K閃存/1KSRAMCY8C20x46A、CY8C20x96A:16K閃存/2KSRAMCY8C20x66A:32K閃存/2KSRAM50,000 發表于:10/11/2010 基于FPGA的DDS設計及實現 0引言隨著現代電子技術的不斷發展,在通信系統中往往需要在一定頻率范圍內提供一系列穩定和準確的... 發表于:10/10/2010 FPGA在PCI Express總線接口中的應用 0引言PCIE(PCIexpress)是用來互聯諸如計算機和通信平臺應用中外圍設備的第三代高性能I/0總線。P... 發表于:10/10/2010 CPLD設計的數碼管驅動顯示電路 八段數碼管每一段為一發光二極管,共有a~g以及小數點dp八個發光二極管。將八段數碼管中的每個二極管的陰極并聯在一起,組成公共陰極端。這樣把共陰極管腳接地,此時哪個管腳輸入高電平,對應發光二極管就被點亮。 發表于:10/10/2010 基于FPGA的太陽跟蹤器的設計及實現 本設計采用傳統的視日運動跟蹤法,利用Xilinx公司提供的FPGA開發環境ISE,設計完成了基于XC3S1500開發板的太陽能自動跟蹤系統,以實現對太陽的全天候、全自動、實時精確控制。 發表于:10/10/2010 基于AVR和CPLD的高速數據采集系統 通過使用AVR和CPLD編程,設計實現了一種成本低且可實現10Mb/s以上并行采集數據率的高速數據采集存儲系統。 發表于:10/9/2010 ?…454455456457458459460461462463…?