頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于FPGA的音樂播放控制電路設計 隨著電子技術發展,電子電路的形式趨向復雜化,面對這一狀況,人們已經清醒地認識到,要分析和設計復雜的電子系統人工的方法已不適用。依靠傳統的實驗教學已遠不能滿足社會對高新技術人才的培養需要。本文就一個綜合性的實例“音樂播放控制電路”的設計過程具體說明了FPGA在電子電路設計中所起的作用。 發表于:4/15/2011 一種基于FPGA核系統的智能429-422信號轉換模塊的設 基于NIOSⅡ軟核系統的智能429-422信號轉換模塊采用了智能化的設計技術,對比于非智能信號轉換模塊,具有零系統資源占用、可配置性強、轉換速度快等特點,同時由于無須開發驅動軟件,因而明顯縮短了研發周期,在工業控制等計算機系統中將會有廣泛的應用。 發表于:4/15/2011 采用電力電子應用平臺DSP通用板的設計原理 本文設計的基于電力電子應用平臺的DSP通用板,DSP的各外設擴展功能模塊已經在DSP56800的軟件開發工具Embedded SDK基礎上,通過編寫一些小程序調試完畢。XC95XL144在Xilinx Foudation 3.li軟件仿真通過后,進行綜合試驗,然后燒入芯片進行實驗,并根據實際運行情況,對程序進行了改進。本文作者創新點是開發了DSP對CPLD 四組I/O口讀寫操作的SDK軟件包并完成了DSP和CPLD的綜合調試,提高了通用板的靈活性。 發表于:4/15/2011 美商傳威TranSwitch選擇eSilicon簡化從設計到制造流程 以降低制造成本 2011年4月12日康涅狄格州謝爾頓和加利福尼亞州桑尼維爾消息——面向多媒體連接與處理器半導體解決方案的全球領先供應商美商傳威TranSwitch公司(納斯達克股票代碼:TXCC)和最大的獨立半導體價值鏈生產商(VCP)eSilicon公司今天聯合宣布雙方簽署了一項協議,eSilicon將負責管理TranSwitch現有大量產品的供應鏈,雙方還將在新產品成本優化上進行合作。 發表于:4/14/2011 基于可編程片上系統的智能電子血壓計 針對以往電子血壓計的不足,介紹了一種基于可編程片上系統(SOPC)的智能電子血壓計的設計,血壓測量的方法采用基于充氣過程的示波法。該系統采用Cyclone II系列低成本FPGA,并嵌NNIOS II軟核作為核心處理器,可以完成自動測量血壓、信息顯示、數據存儲、查看和刪除歷史數據等功能。由于采用了FPGA,從而簡化了電路的設計,提高了系統的可靠性和穩定性,并且使系統具有較強的可擴展性,有利于系統的升級。 發表于:4/14/2011 PDN設計和FPGA收發器性能 在很多PDN 設計中,創新的開關穩壓器相對于線性穩壓器有很大的優勢。而且,FPGA收發器技術不斷發展,在FPGA 中實現穩壓器,從而不再需要使用外部穩壓器。本文檔在以下方面為穩壓器選擇和實現提供指南: 1線性穩壓器和開關穩壓器比較; 2 FPGA 電源隔離指南; 3推薦的單片封裝解決方案; 4 PDN 性能實例. 發表于:4/14/2011 采用Arria V 和Cyclone V FPGA 解決復雜的數字信號處理問題 本文檔主要介紹Altera 新的Arria ® V 和Cyclone ® V FPGA 精度可調數字信號處理 (DSP) 體系結構的優點。利用Altera 的精度可調DSP 模塊,設計人員可以在每個模塊 的基礎上調整精度,從而節省了資源和功耗,同時提高了性能。 發表于:4/13/2011 FPGA的功耗概念與低功耗設計研究 芯片對功耗的苛刻要求源于產品對功耗的要求。集成電路的迅速發展以及人們對消費類電子產品——特別是便攜式(移動)電子產品——的需求日新月異,使得設計者對電池供電的系統已不能只考慮優化速度和面積,而必須注意越來越重要的第三個方面——功耗,這樣才能延長電池的壽命和電子產品的運行時間。很多設計抉擇可以影響系統的功耗,包括從器件選擇到基于使用頻率的狀態機值的選擇等。 發表于:4/12/2011 在FPGA中實現PCI Express橋接解決方案 如其前一代產品外設互聯標準(Peripheral Component Interconnect,PCI)那樣,PCI Express正在成為普遍使用的系統接口。與PCI不同的是,PCI Express采用了串行器/解串器(SERDES)接口為用戶提供了未來應用所需的可拓展性。隨著系統帶寬的提高,更多的應用開始使用基于SERDES的接口,如PCI Express。過去,通常使用ASIC或ASSP來實現下一代接口解決方案。ASIC和ASSP因其提供了低成本、低功耗的設計解決方案而被廣泛采用。然而,現在一些新的FPGA系列為設計師們提供了更具吸引力的選擇。 發表于:4/12/2011 采用CPLD/FPGA的VHDL語言電路優化原理設計 優化設計是可編成邏輯設計的精華所在,如何節省所占用的面積、如何提高設計的性能是可編成邏輯設計的核心,這兩點往往也成為一個設計甚至項目成敗的關鍵因素。下面結合超聲探傷數據采集卡設計過程中,并基于Altera公司的EPM7192 CPLD芯片的編程經歷來論述VHDL電路的優化方法。 發表于:4/12/2011 ?…410411412413414415416417418419…?