頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設備可以在那里重新編程。 最新資訊 DS/FH混合擴頻接收機解擴及同步技術FPGA實現(xiàn) 本文主要討論一種基于編碼擴頻的DS/FH混合擴頻接收機解擴及同步過程的實現(xiàn)結構,采用ALTERA公司的APEX20K200RC240-1器件及其開發(fā)平臺Quartus II實現(xiàn)混合擴頻接收機的核心--解擴及同步模塊。 發(fā)表于:4/12/2011 基于FPGA和USB 2.0的高速CCD聲光信號采集系統(tǒng) 系統(tǒng)采用現(xiàn)場FPGA作為硬件設計核心,使用Veritog語言。進行硬件描述,使系統(tǒng)更靈活,可在線編程,便于擴展和升級。這里的CCD驅動時序采用狀態(tài)機與分頻相結合的新方法,實際測試驅動波形穩(wěn)定且沒有毛刺,CCD輸出信號質量高。USB應用于Slave FIFO高速傳輸模式,滿足了高速CCD聲光信號采集的要求,具有實時性、高速、穩(wěn)定、可靠等特點。 發(fā)表于:4/12/2011 一種基于FPGA的PXA270外設時序轉換接口設計 本設計解決ARCNET協(xié)議專用器件應用于列車通信網(wǎng)絡中的時序匹配問題,實現(xiàn)了PXA270處理器與COM20020的時序轉換。此外,對擴展其他總線訪問類型提供了參考框架,可通過修改CommandGenerator中COM20020時序,實現(xiàn)不同外設總線訪問類型的擴展;修改 AutoAccessDataNun-sOnce中的ACCESSTYPE,可配置批數(shù)據(jù)操作的數(shù)據(jù)種類。 發(fā)表于:4/12/2011 VGA圖像控制器的CPLD/FPGA設計與實現(xiàn) 利用可編程器件CPLD/FPGA實現(xiàn)VGA彩色顯示控制器在工業(yè)現(xiàn)場中有許多實際應用。以硬件描述語言VHDL對可編程器件進行功能模塊設計、仿真綜合,可實現(xiàn)VGA顯示控制器顯示各種圖形、圖像、文字,并實現(xiàn)了動畫效果。 發(fā)表于:4/12/2011 基于FPGA的IRIG-B編碼器的設計 利用FPGA和M12T授時型GPS內核構成的IRIG-B編碼模塊采用M12T的100 pps信號觸發(fā)IRIG-B編碼器,使得編碼輸出的每個碼元上升沿均與GPS模塊嚴格一致,每個碼元間隔嚴格相等,而且每個碼元的上升沿均可作為同步參考點。利用FPGA的并發(fā)處理能力,使得系統(tǒng)實時性好。本文介紹的基于查找表的B碼編碼方法和通過查找表的數(shù)字調制方法具有占用資源小,設計簡單,調制輸出高次諧波小,信號邊沿穩(wěn)定等特點。 發(fā)表于:4/12/2011 萊迪思參考設計實現(xiàn)了圖像信號處理器(ISP)與APTINA HiSPi CMOS傳感器的連接 萊迪思參考設計實現(xiàn)了圖像信號處理器(ISP)與APTINA HiSPi CMOS傳感器的連接 萊迪思半導體公司(NASDAQ: LSCC)今日宣布全面支持使用LatticeXP2TM FPGA的Aptina的高速串行像素接口(HiSPi)。LatticeXP2 HiSPi橋參考設計實現(xiàn)了任意帶有傳統(tǒng)CMOS并行總線的圖像信號處理器(ISP)與Aptina HiSPi CMOS傳感器的連接。HiSPi橋解決方案是使用更高分辨率和更高的幀速率的CMOS傳感器的理想選擇,如安防攝像、汽車應用、高端消費攝像和其他攝像應用等。 發(fā)表于:4/11/2011 基于VHDL和FPGA的非對稱同步FIFO設計實現(xiàn) 基于VHDL和FPGA的非對稱同步FIFO設計實現(xiàn),FIFO是一種常用于數(shù)據(jù)緩存的電路器件,可應用于包括高速數(shù)據(jù)采集、多處理器接口和通信中的高速緩沖等各種領域。然而在某些應用,例如在某數(shù)據(jù)采集和處理系統(tǒng)中,需要通過同步FIFO來連接8位A/D和16位數(shù)據(jù)總線的MCU,但 發(fā)表于:4/11/2011 電子記帳控稅終端機設計的SoC芯片研究 本SoC芯片是面向電子記帳終端設備而設計的符合國家電子記帳終端設備標準的高性能嵌入式的系統(tǒng)芯片,其中以32位的SPARC V8架構的處理器為內核,集成了符合ISO7816標準的智能卡控制器和符合ISO7811/2標準的磁卡控制器接口等外圍設備。他的應用既降低了電子記帳終端設備的成本,又大大提高了系統(tǒng)的可靠性。 發(fā)表于:4/11/2011 基于FPGA的多路圖像采集系統(tǒng)的軟件設計 本文實現(xiàn)了一種結合Altera公司生產的CycloneII系列FPGA與視頻解碼芯片ADV7181B的嵌入式圖像采集系統(tǒng)。系統(tǒng)具有低功耗、低成本、高可靠和靈活性好等特點。基于FPGA的多路圖像采集系統(tǒng)采用兩片F(xiàn)PGA作為主控芯片,完成四路視頻畫面的同時顯示和切換,實現(xiàn)兩個FPGA的級聯(lián)配置,采用Verilog語言編寫的控制邏輯解決了畫面抖動問題。系統(tǒng)軟件集成度高,硬件結構清晰簡單,即可滿足一般監(jiān)控場合對多處位置進行實時監(jiān)控的需求,又能為功能更復雜的圖像處理、壓縮、傳輸系統(tǒng)提供前端圖像數(shù)據(jù)采集。 發(fā)表于:4/11/2011 一種基于FPGA的接口電路設計 在簡要介紹了PC/AT鍵碼、旋轉開關和EPM7128結構特點的基礎上,介紹了利用FPGA實現(xiàn)旋轉開關信號到PC/AT鍵碼轉換的設計方法。 發(fā)表于:4/11/2011 ?…411412413414415416417418419420…?