頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于FPGA的步進電機控制器研究和實現 該系統以FPGA為核心部件,根據步進電機的工作原理,利用EDA技術實現了步進電機的細分驅動控制。采用VHDL語言并根據步進電機的不同,改變模塊程序的參數,實現不同型號的步進電機控制。在系統設計過程中,力求硬件簡單,并充分發揮VHDL語言軟件編程靈活方便和FPGA快速的特點來滿足系統設計要求,同時大大縮短系統的開發時間和成本。 發表于:4/9/2011 基于SoPC技術的傳感器非線性軟件校正的實現 本文采用三層前向網絡,輸入層神經元2個,分別代表溫度傳感器ADS90和氣體傳感器TGS813輸入信號,DS18B20的測量值作為AD590的期望值,輸出層神經元1個,代表AD590的校正值。 發表于:4/9/2011 SoPC系統設計的綜合優化方案 為了提高設計性能(有時甚至只是為了達到設計要求),對所設計的SOPC系統進行綜合優化是非常必要的。論文結合具體工程,以Altera公司的FPGA EP2S60為例,探討了SOPC系統設計的綜合優化方法。 發表于:4/9/2011 基于FPGA的空間目標碰撞預警系統 摘要:為了解決空間目標與航天器發生碰撞的問題,設計了一種基于FPGA,以在軌目標三維坐標為待處理數據進行快速并行處理的目標碰撞預警系統。該系統基于Xilinx公司FPGA芯片中的內容可尋址存儲器(ContentAddressable 發表于:4/8/2011 高速數據采集系統中精確時標的CPLD實現方法 基于GPS的雙端行波故障定位系統是利用行波的第一個波頭到達線路兩端的時間差來計算故障點的位置,由于行波的傳播速度非常快(約為光速的98%),這就對線路兩端行波波頭到達時刻的時間精度要求非常高。但相對于高速數據采集系統而言,單片機系統對時間的分辨能力是很低的(設51系列CPU的時鐘頻率為12MHz,則計數器(T0或T1)對時間的最小分辨能力為2μs)。而且單片機系統還不能直接地得到故障發生時對應于靜態RAM的確切地址,所以如果只利用單片機系統給采集數據貼上時間標簽,則時間精度和時間標簽的可靠性會大大降低,這樣會直接影響到故障測距的精度。 發表于:4/8/2011 基于PCD656的高速PCI總線接口的設計與實現 利用PCI9656和FPGA實現了一種高速PCI總線接口,較全面地論述了總線驅動開發和局部時序設計的過程。這種設計提高了總線傳輸速度,為高速數據采集系統的實現創造了條件。 發表于:4/8/2011 基于SOPC的空調智能溫度控制器的設計 基于SOPC的空調智能溫度控制器的設計,1 引言 智能控制是控制界新興的研究領域,是一門邊緣交叉學科。智能控制的一種定義為:應用人工智能的理論和技術及運籌學的優化方法同控制理論方法與技術結合,在未知環境下,仿效人類的智能,實現對系統的控制。微電 發表于:4/8/2011 智能命令行設計及其在SOPC系統中的應用 命令行是計算機系統中最重要的組件之一。它可以幫助開發人員更方便的控制系統。在調試過程中,可以讓開發人員隨時變更測試方法。 發表于:4/8/2011 現在萊迪思發運量產的MachXO2 PLD 萊迪思半導體公司(NASDAQ: LSCC)今日宣布MachXO2?LCMXO2 – 1200器件已合格并投產。LCMXO2 - 1200是MachXO2 PLD系列六個成員之一,為低密度PLD設計人員提供前所未有的在單個器件中具有低成本、低功耗和高系統集成的特性。LCMXO2 - 1200器件采用低功耗65納米工藝制造,具有1280查找表(LUT),并提供靜態功耗低至70uW。這些器件具有豐富的功能集,包括嵌入式存儲器、鎖相環、用戶閃存(UFM),以及一些深受歡迎的功能,如已固化在器件中的I2C、SPI和定時器/計數器。 發表于:4/7/2011 基于FPGA和DDS技術的任意波形發生器設計 根據現代電子系統對信號源的頻率穩定度、準確度及分辨率越來越高的要求,結合直接數字式頻率合成器(DDS)的優點,利用FPGA芯片的可編程性和實現方案易改動的特點,提出了一種基于FPGA和DDS技術的任意波形發生器設計方案。采用VHDL和原理圖輸入方式,在Quar-tusⅡ平臺下實現該設計的綜合和仿真,用Matlab對仿真數據進行處理及顯示,驗證了設計的正確性。通過設置參數可以靈活控制輸出頻率和分辨率。 發表于:4/7/2011 ?…413414415416417418419420421422…?