頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于CPLD 的矩陣鍵盤掃描模塊設計 為了在不增加CPU 工作負擔的前提下,實現標準鍵盤和矩陣鍵盤雙鍵盤同時工作,提出了一種基于復雜可編邏輯器件(CPLD)的矩陣鍵盤掃描方案,實現了在矩陣鍵盤狀態控制下CPLD 自動完成鍵盤掃描、編碼、輸出的功能,CPU 通過定時器中斷服務程序定時查詢矩陣鍵盤狀態,并將按鍵值直接送入鍵盤緩沖區,供其他程序使用。 發表于:5/10/2011 基于VHDL +FPGA 的自動售貨機控制模塊的設計與實現 EDA技術是以計算機為工具完成數字系統的邏輯綜合、布局布線和設計仿真等工作。電路設計者只需要完成對系統功能的描述,就可以由計算機軟件進行系統處理,最后得到設計結果,并且修改設計方案如同修改軟件一樣方便。利用EDA工具可以極大地提高設計效率。 發表于:5/10/2011 DWT域數字水印算法的FPGA實現 根據離散小波變換原理的特點,提出了一種基于DWT域的數字水印算法,并用FPGA硬件實現其中關鍵部分的DWT變換。詳細介紹了相關模塊的設計和時序,并對整個系統進行了綜合仿真,驗證了設計的正確性。分析與仿真結果表明,與軟件實現相比,用FPGA實現水印算法具有高速實時處理的優點。 發表于:5/9/2011 基于FPGA的精密離心機光柵信號細分系統 介紹一種基于FPGA的精密離心機光柵信號細分系統。說明了光柵信號的產生過程和基本處理方法,提出了一種綜合EDA技術與光柵莫爾條紋電子學細分技術的設計方案。通過VerilogHDL實現該系統的主要設計,并利用ISE軟件進行了仿真試驗。試驗表明,該系統具有捕捉速度快、跟蹤精度高、相位誤差小、成本低廉等特點。 發表于:5/5/2011 基于FPGA的語音信號實時處理 介紹一種在語音識別系統中運用FPGA技術對語音信號進行前期實時處理的方法。利用DSP Builder設計信號處理算法的圖形化電路模塊,運用硬件環(HIL Hardware in the Loop)技術對模塊進行軟硬件協同仿真。滿足設計要求后,再用Signal Compiler 將模塊轉換成VHDL語言和Quartus II工程文件下載至目標芯片。結果表明此方法可以快速靈活地設計出語音處理模塊,語音數據能在要求的時間范圍內處理完畢,達到了實時處理的目的。 發表于:5/5/2011 基于模塊化設計方法實現FPGA動態部分重構 本文針對Xilinx公司的FPGA進行研究,支持模塊化動態部分重構的器件族有Virtex/-II/-E和Virtex-II Pro。 Xilinx公司FPGA是基于SRAM工藝的,包括配置邏輯塊(CLBs),輸入輸出塊(IOBs),塊RAMs,時鐘資源和編程布線等資源[2]。CLBs是構造用戶所需邏輯的功能單元,IOBs提供封裝引腿與內部信號引線的接口。可編程互連資源提供布線通道連接可配置元件的輸入和輸出到相應的網絡。 發表于:5/3/2011 基于FPGA的三相函數信號發生器設計 基于FPGA的三相函數信號發生器以DDS為核心,在Altera公司CycloneⅡ系列EP2C8T144C8上實現正弦波、方波、三角波和鋸齒波信號的產生,利用單片機PICl8F4550控制波形的頻率及相位差。同時單片機通過DAC0832控制波形數據轉換DAC902參考電壓實現在波形幅度的控制,D/A輸出的波形經過放大、濾波后輸出。波形參數的輸入輸出通過觸摸屏和液晶屏實現,測試結果顯示該系統具有較高的精度和穩定性。 發表于:5/3/2011 基于DSP+CPLD的異步電動機控制系統開發平臺設計 DSP結合CPLD構建的電機開發平臺,適合異步電動機控制算法的實現,以DSP作為主控制器,CPLD輔助功能擴展,使得整個控制系統開發平臺具有較強的擴展功能和較高的靈活性,不僅節約了成本,縮短了系統開發周期,而且提高了開發性能。 發表于:5/1/2011 基于DAC芯片AD9248和CY7C09449的PCI高速數據采集 數據采集向高精度和高速度兩個方向發展。高精度數據采集依賴于A/D器件的精度,高速度數據采集不僅... 發表于:4/30/2011 SMSC的芯片間連接(ICC)技術已授權給AMD公司 專精于建立增值連接性方案生態系統的領先半導體廠商SMSC公司今天宣布,AMD (NYSE: AMD)已獲得SMSC的專利芯片間連接(Inter-Chip Connectivity?,ICC)技術授權。 發表于:4/29/2011 ?…399400401402403404405406407408…?