頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于FPGA和PCI的AFDX終端接口卡設計 航空電子全雙工交換式以太網(AFDX)是在商用以太網的基礎上經過改進實時性和可靠性建立起來的。依據ARINC664規范第7部分對終端接口卡時延和抖動的性能要求,提出基于FPGA和PCI的AFDX終端接口卡的整體設計方案,對發送和接收模塊等關鍵模塊進行了設計,并分析了PCI接口驅動程序。測試結果表明,該接口卡實時性好、傳輸速率高、穩定可靠,符合AFDX協議標準。 發表于:10/13/2011 基于Nios II軟核的內河航標監控系統設計 介紹了一種基于Nios II軟核處理器的內河航標監控系統的設計,與傳統和限定的硬件組織和連接的控制系統方案相比,FPGA強大的邏輯控制性結合Nios II軟核的靈活的功能,可方便地實現功能修改和添加;高度地集成能力,較大程度上減少產品體積以及外部信號對系統的干擾,增加了系統的可靠性、穩定性和靈活性。利用GSM和GPS進行定位數據的無線傳輸系統具有簡單、穩定、可靠、覆蓋范圍廣的特點,而且在成本上具有較大地優勢。 發表于:10/13/2011 Altera發布FPGA業界第一款SoC FPGA軟件開發虛擬目標 Altera公司(Nasdaq: ALTR)今天宣布可以提供FPGA業界的第一個虛擬目標平臺,支持面向Altera最新發布的SoC FPGA器件立即開始器件專用嵌入式軟件的開發。在Synopsys有限公司成熟的虛擬原型開發解決方案基礎上,SoC FPGA虛擬目標是基于PC在Altera SoC FPGA開發電路板上的功能仿真。虛擬目標與SoC FPGA電路板二進制和寄存器兼容,功能等價,保證了開發人員以最小的工作量將在虛擬目標上開發的軟件移植到實際電路板上。支持Linux和VxWorks,并在主要ARM輔助系統開發工具的幫助下,嵌入式軟件工程師利用虛擬目標,使用熟悉的工具來開發應用軟件,最大限度的重新使用已有代碼,利用前所未有的目標控制和目標可視化功能,進一步提高效能,這對于復雜多核處理器系統開發非常重要。 發表于:10/12/2011 Altera發布SoC FPGA:在28-nm單芯片解決方案中集成了ARM處理器系統和FPGA Altera公司 (Nasdaq: ALTR) 今天發布其基于ARM的SoC FPGA系列產品,在單芯片中集成了28-nm Cyclone® V和Arria® V FPGA架構、雙核ARM® Cortex?-A9 MPCore?處理器、糾錯碼(ECC)保護存儲器控制器、外設和寬帶互聯等。這些SoC FPGA繼承了ARM豐富的軟件開發工具、調試器、操作系統、中間件和應用程序等輔助系統功能。用戶可以利用Altera的SoC FPGA開發流程,迅速建立可定制基于ARM的系統,減小了各種行業中嵌入式系統的電路板面積、功耗和成本,同時提升了性能,這些行業包括,汽車、工業、視頻監控、無線基礎設施、計算機和存儲等。 發表于:10/12/2011 基于FPGA的四通道視頻縮放引擎的研究及設計 設計了一種可實現4路視頻信號縮放和幀率轉換的電路架構。視頻信號依次經過縮小模塊、幀率轉換模塊以及放大模塊,有效地減少了幀率轉換對存儲器帶寬的需求。幀率變換模塊采用輸入和輸出自適應調整的算法,同時在縮小模塊采用加權均值算法,而放大模塊則采用四點雙三次插值算法。在滿足視頻放大質量要求的基礎上,避免了采用過于復雜算法而消耗過多的FPGA資源,有效地解決了視頻放大算法實現視頻縮小時原始圖像信息量丟失導致圖像失真的問題。 發表于:10/12/2011 AVS逆掃描反量化和反變換模塊的硬件設計 提出一種適用于AVS視頻解碼器逆掃描、反量化和反變換的硬件結構優化設計方案,該設計把逆掃描、反量化和反變換過程結合在一起進行設計,以宏塊為單位進行操作且在塊與塊之間采用了流水線技術,并通過采用乒乓技術和寄存器復用技術達到速度和面積的平衡和優化。本設計在Quartus II 8.0上進行了仿真,仿真結果與C中結果進行了比對,通過在基于Nios II的AVS視頻解碼系統測試平臺上進行測試,證明了該模塊功能的正確性。 發表于:10/12/2011 基于FPGA的高精度數字電源設計 基于FPGA的高精度數字電源設計,1引言在信息技術高速發展的今天,電子系統數字化已經成為有目共睹的趨勢,從傳統應用中小規模芯片構造電路系統到廣泛地應用單片機,到今天DSP及FPGA在系統設計中的應用,電子設計技術已邁入了一個全新階段。FPGA不僅 發表于:10/12/2011 X-FAB認證Cadence物理驗證系統用于所有工藝節點 全球電子設計創新領先企業Cadence 設計系統公司 (NASDAQ: CDNS),今天宣布頂尖的模擬/混合信號半導體應用晶圓廠X-FAB,已認證Cadence物理驗證系統用于其大多數工藝技術。晶圓廠的認證意味著X-FAB已在其所有工藝節點中審核認可了Cadence物理實現系統的硅精確性,混合信號客戶可利用其與Cadence Virtuoso和Encounter流程的緊密結合獲得新功能與效率優勢。 發表于:10/11/2011 ARM與聯電拓展長期IP合作伙伴關系至28納米 ARM公司與全球領先的半導體晶圓代工商聯電(NYSE:UMC; TWSE:2303)近日共同宣布達成長期合作協議,將為聯電的客戶提供已經通過聯電28HPM工藝技術驗證的ARM Artisan®物理IP解決方案。這項最新的28納米工藝技術的應用范圍極廣,包括手機與無線等便攜設備,以及數字家庭和高速網絡等高性能應用。此次合作集合了兩家公司的優勢,將為雙方的客戶提供卓越的技術與支持。 發表于:10/11/2011 基于FPGA的Sobel邊緣檢測應用 針對目前數字圖像處理速度慢的問題, 提出了一種基于 FPGA器件的 Sobel 邊緣檢測實現方案。Sobel 邊緣檢測分別在FPGA和MATLAB上仿真實現,仿真結果表明,該方案可以大幅提高Sobel 邊緣檢測的速度,并且獲得了很好的邊緣檢測效果。最后列舉了一個基于FPGA器件的Sobel邊緣檢測的應用實例。 發表于:10/11/2011 ?…340341342343344345346347348349…?