頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 Altera公司與臺積公司在55納米嵌入式閃存工藝技術領域展開合 Altera公司(NASDAQ: ALTR)與臺積公司今日共同宣布在55納米嵌入式閃存(EmbFlash) 工藝技術上展開合作,Altera公司將采用臺積公司的55納米前沿嵌入式閃存工藝技術生產可程序器件,廣泛支持汽車及工業等各類市場的多種低功耗、大批量應用。 發表于:4/16/2013 Mentor Graphics與寧波諾丁漢大學(UNNC)建立集成電路聯合實驗室 Mentor Graphics Corp. 今天宣布啟動與寧波諾丁漢大學的聯合實驗室。按照雙方的協議,Mentor Graphics捐贈了超過1千萬美元的EDA軟件和技術支持,讓UNNC的學生能夠對最先進的設計方法有深入的了解。 發表于:4/15/2013 Xilinx Smarter Vision解決方案:讓您擁有更完美的視覺享受 在過去30年,消費者目睹了電視廣播以及我們總體上訪問媒體方式的巨大而又快速的轉變。如果您是從上個世紀70年代走過來的,你就可以看到電視從過去到現在有多么明顯的進步。那時模擬廣播僅提供三個主要頻道,畫質只相當于信號鏈中最弱的一鏈。從拍攝現場的攝像頭到電視機,需要經過演播室和數不清的天線。至少從今天的標準來看,畫質并不優美。 發表于:4/12/2013 Xilinx Zynq All Programmable SoC:Smarter Vision的最明智選擇 從最尖端精密的電子系統到普普通通的蘋果,各種形式的產品都無不受到Smarter視頻技術的影響。雖然當今Smarter Vision的運用已足以讓人稱奇,但專家稱我們其實還什么都沒有看到。有人預測在10年時間里,從汽車到工廠自動化、醫療、監控、消費類、航空航天和軍用產品等絕大多數電子系統都將包含功能更豐富、出眾的Smarter Vision技術,極大地豐富人們的生活,乃至挽救生命。 發表于:4/12/2013 Xilinx及生態伙伴共聚NAB 2013 全面展示All Programmable及Smarter Vision系統 All Programmable技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )及其生態系統企業本周在2013年美國廣播電視設備展覽會(NAB 2013)上展示先進的All Programmable和更智能專業廣播系統。這些系統都是采用賽靈思的解決方案專門針對視頻和Smarter Vision應用而打造。演示內容有賽靈思實時視頻引擎(RTVE)、SMPTE 2022IP視頻傳輸、Zynq®-7000 All Programmable SoC視頻與成像套件,同時還有六家賽靈思聯盟計劃成員在NAB上有多項展示。 發表于:4/12/2013 Xilinx發布2.1版實時視頻引擎助OEM加速Smarter廣播方案開發 All Programmable技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )在2013年美國廣播電視設備展覽會(NAB 2013)上宣布推出2.1版實時視頻引擎(Real-Time Video Engine(RTVE)),助力廣播設備OEM廠商加速開發新一代smarter解決方案。 發表于:4/12/2013 Altera展示業界第一款QPI 1.1 FPGA本地代理, 增強了服務器功能 Altera公司 (NASDAQ: ALTR)今天宣布,在業界首次展示Intel QuickPath互聯(QPI)協議1.1支持的FPGA本地代理(Home Agent)。與Intel的Sandy Bridge XEON處理器相連接,這一演示在Pactron Vigor開發平臺上采用了Altera® Stratix® V FPGA,它被配置為本地代理,并同時支持高速緩存代理(CachingAgent)和本地代理。 發表于:4/11/2013 賽普拉斯全新PSoC® Creator? 2.2 IDE推出新組件 實現快捷的組件分享和客戶文檔生成 賽普拉斯半導體公司日前宣布,推出用于賽普拉斯PSoC 3和PSoC 5 LP架構的PSoC® Creator? 2.2集成開發環境(IDE),同時發布一個新的組件包。新版軟件簡化并加速了采用新PSoC組件(PSoC Components?)的設計流程,使得生成和分享定制化組件更簡單,還可以生成定制化的數據手冊。 發表于:4/11/2013 基于CPLD的SGPIO總線實現及應用 分析了SGPIO總線的數據傳輸機制,用CPLD模擬SGPIO總線協議來實現并行數據的串行傳輸,并將其與串并數據轉換集成芯片進行對比,說明了前者的應用優勢,并且指出了其應用場合。采用Lattice Diamond IDE進行了Verilog HDL代碼編寫和綜合,并用ModelSim進行時序仿真,最終下載到CPLD器件進行測試。結果證明了采用CPLD實現SGPIO總線協議的可行性以及將其應用到板級之間數據通信的優越性。 發表于:4/11/2013 Altera展示業界首款基于前沿20 nm器件的32-Gbps收發器 Altera公司(NASDAQ: ALTR)今天宣布,公司展出了業界首款具有32-Gbps收發器功能的可編程器件,在收發器技術上樹立了另一關鍵里程碑。此次展示使用了基于TSMC 20SoC工藝技術的20 nm器件,該成果證實了20nm硅片的性能,同時也向500多位Altera早期使用計劃的客戶提供了積極的進度標志——這些客戶正期待著在其高性能需求、以帶寬為中心的應用開發中使用下一代Altera器件。在Altera網站www.altera.com/32gbps-20nm上提供了演示視頻,展示業界首款工作在32 Gbps的20 nm收發器技術。 發表于:4/9/2013 ?…235236237238239240241242243244…?