頭條 英特爾正式宣布出售Altera 51%股份 4 月 14 日消息,英特爾北京時間 20:30 正式宣布同私募股權企業 Silver Lake 銀湖資本達成 FPGA 子公司 Altera 股份出售協議。Silver Lake 將以 87.5 億美元的估值買下 Altera 51% 的股份,英特爾繼續持有剩余 49% 股份。 最新資訊 基于編譯選項的Linux內核交互式圖解軟件設計* Linux內核龐大并且可定制性非常高,而且目前市場上并沒有學習內核的指導軟件。針對Linux內核學習難、配置難等問題,對Linux內核模塊進行了重新的邏輯劃分,提出了“虛目錄”的概念,并在此基礎上,圍繞Linux內核的編譯選項設計并開發了一款學習指導軟件。該軟件為一套內核編譯配置的輔助工具,虛目錄的劃分清晰地展示了內核功能模塊的邏輯劃分,展開虛目錄后,會顯示與此虛目錄功能配置相關的所有編譯配置選項,使用戶了解到該目錄項的功能是通過哪些編譯選項來配置的。編譯配置選項之間存在著編譯依賴關系,本軟件可以從源碼的層次(如函數調用、變量引用等)來解釋編譯依賴關系的具體實現。 發表于:1/29/2016 基于CASA和譜減法的清音分離改進算法 現有的基于計算聽覺場景分析(CASA)的單通道語音盲信號分離算法大多集中在對濁音分離的研究,對清音分離的研究甚少。針對清音分離的問題,對傳統的基于CASA和譜減法的清音分離算法進行改進,改進算法通過估計語音onset/offset判別出可能存在清音的時頻塊,并利用相鄰時頻單元能量具有連續性的原理,對相應的時頻塊中每一時頻單元分別進行噪聲能量估計,使噪聲能量估計更加精準。仿真實驗結果表明,改進算法比傳統算法運算量更小,對清音分離的有效性更高。 發表于:1/28/2016 智能車路徑識別與控制性能提高方法研究及實現 為提高智能車路徑識別的準確性、實時性和魯棒性,采用“圖像采集—圖像處理”交叉執行的方式,同時在圖像處理階段采用跟蹤邊緣檢測算法,并將模糊控制算法和PID算法進行整合。整體實驗結果表明,智能車的速度提高了33.3%,準確率提高了35.7%。本研究中的智能車系統可發展應用于現代汽車的輔助駕駛系統,提高智能交通的安全性。 發表于:1/26/2016 基于多核DSP互聯架構的SAR處理研究與設計 提出了一種基于多核DSP互聯架構的SAR成像處理方案。首先,介紹了一種基于方位子塊插值的PFA實時成像算法。其次,研究了TI多核DSP TMS320C6678的處理性能,介紹了一種典型的RapidIO互聯架構,并進一步提出基于該架構的SAR成像處理方案。最后,通過給出SAR成像結果并對比傳統解決方案,證明了該處理方案的有效性和先進性。 發表于:1/21/2016 核高基項目首顆高性能FPGA芯片面世 “兩千萬門級,集成6.5G bps高速Serdes、硬核PCIe以及DDR3/2控制器和PHY,CME-C1在關鍵技術指標上達到了國內領先,可實現對同行競爭對手中端FPGA 芯片的部分替代,有效填補國產FPGA的市場空白。”核高基國家科技重大專項FPGA研發及產業化應用課題負責人、京微雅格市場副總裁王海力激動地說。 發表于:1/21/2016 蛙跳螢火蟲算法及其在無線電頻譜分配中的應用 螢火蟲算法是一種生物群智能的隨機優化算法,該算法通過模擬螢火蟲在覓食、擇偶中產生熒光而相互吸引、移動、合作等行為來解決最優化問題。雖然該算法具有設置參數少、原理簡單、更新公式清晰等優點,但是存在著種群過早收斂到局部最優解或者種群收斂速度慢等問題。為此本文提出蛙跳螢火蟲算法。該算法利用蛙跳的分群思想來優化螢火蟲算法。利用蛙跳算法對種群進行分群和局部深度優化,不斷地迭代以尋得最優解。在對蛙跳螢火蟲算法研究的基礎上把它應用于無線電頻譜分配中,獲得比較滿意的頻譜分配方式。 發表于:1/20/2016 中國自主知識產權的FPGA產品又創新高 2016年1月19日,京微雅格(北京)科技有限公司今日召開“國家科技重大專項核高基項目首顆高性能FPGA芯片暨京微雅格CME-C1(祥云)系列新品發布會”,宣布其面向大容量FPGA市場的“云”系列首款FPGA芯片,CME-C1(祥云)正式發布。武漢虹信通信技術有限公司、普天信息技術研究院、遼寧聚龍金融設備股份有限公司等產業代表,媒體代表近百名嘉賓出席了此次發布活動。 發表于:1/20/2016 京微雅格CME-C1的五大典型應用介紹 CME-C1是京微雅格新近推出的高性能大容量“云”系列首顆產品,邏輯容量折合2000萬門級。CME-C1采用TSMC 40nm先進工藝,采用全新的6輸入查找表架構,獨創36x18的DSP單元,內嵌大容量每塊18K位ram,高速串行接口可達6.5Gbps,通用差分I/O可達1.3Gbps,同時還內置硬核PCIe支持5G速率Gen2、DDR3/2控制器以及PHY讀寫速率可達1333Mbps,各項指標均達國內領先水平。 發表于:1/20/2016 多核同時多線程處理器的線程調度器設計 多核同時多線程處理器(SMT_PAAG)是用于圖形、圖像及數字信號處理的一種多核處理器。基于這種處理器提出了一種硬件線程調度器,該調度器采用同時多線程技術,最多可同時執行四個線程,支持八個線程阻塞模式下的快速上下文切換。這樣避免了因阻塞帶來的等待問題,能夠有效提高處理器的工作效率和資源利用率。通過在處理器上運行圖形處理算法進行性能評測。結果表明,SMT-PAAG處理器通過挖掘指令級并行和線程級并行,將處理器的性能提高了69.25%。 發表于:1/18/2016 基于UVM和Matlab搭建的DVB-S編碼調制系統驗證平臺 提出了一種用于測試一個DVB-S編碼調制系統的功能驗證平臺。該平臺使用高級驗證方法學(Universal Verification Methodology,UVM)搭建了驗證平臺的主要結構,并在驗證平臺中使用外接Matlab作為復雜數字信號處理的參考模型。介紹了功能驗證平臺的主要結構和組件的設計,詳細介紹了UVM通過直接編程接口(Direct Programming Interface,DPI)以C++為橋梁與Matlab連接的設計方法。通過實際仿真驗證比較,使用這種方法搭建的聯合平臺比純硬件語言Verilog語言搭建的仿真驗證平臺在驗證時間上縮短了近50%,避免了對復雜信號處理驗證模型的硬件語言設計,提高了針對復雜信號處理系統驗證平臺的搭建效率。 發表于:1/15/2016 ?…170171172173174175176177178179…?