《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 其他 > 設(shè)計(jì)應(yīng)用 > Tempus-PI仿真和實(shí)測(cè)關(guān)鍵時(shí)序路徑的一致性研究
Tempus-PI仿真和實(shí)測(cè)關(guān)鍵時(shí)序路徑的一致性研究
2021年電子技術(shù)應(yīng)用第8期
余金金1,閆志超1,張倩憶2,陳澤發(fā)2
1.上海燧原科技有限公司,上海200000;2.上海鏗騰電子科技有限公司,上海200000
摘要: 傳統(tǒng)的靜態(tài)時(shí)序分析會(huì)將電壓的不一致性作為減弱參數(shù)形式,以一定的余量幫助使用者覆蓋大部分真實(shí)芯片中的情況。但是隨著芯片越來(lái)越大,軟硬件的功能越來(lái)越多,由于電壓降引起的時(shí)序違例越來(lái)越多。很多情況下IR的分析是符合標(biāo)準(zhǔn)的。現(xiàn)在主流的大規(guī)模芯片如AI芯片都是基于12 nm、7 nm或者更小的技術(shù)節(jié)點(diǎn)。封裝還會(huì)引入3DIC。電壓降分析越來(lái)越復(fù)雜也越來(lái)越重要。與此同時(shí),時(shí)序分析也將會(huì)引入電壓降的影響。Tempus-PI提供一個(gè)真正的時(shí)序和電壓降協(xié)同仿真的簽核流程,以此來(lái)幫助找到真正的電壓敏感的關(guān)鍵路徑。該仿真工作的結(jié)果得到了芯片測(cè)試的一致性驗(yàn)證。
中圖分類號(hào): TN402
文獻(xiàn)標(biāo)識(shí)碼: A
DOI:10.16157/j.issn.0258-7998.219804
中文引用格式: 余金金,閆志超,張倩憶,等. Tempus-PI仿真和實(shí)測(cè)關(guān)鍵時(shí)序路徑的一致性研究[J].電子技術(shù)應(yīng)用,2021,47(8):56-58.
英文引用格式: Yu Jinjin,Yan Zhichao,Zhang Qianyi,et al. Silicon correlation for critical path of 3DIC AI chip with Tempus-PI[J]. Application of Electronic Technique,2021,47(8):56-58.
Silicon correlation for critical path of 3DIC AI chip with Tempus-PI
Yu Jinjin1,Yan Zhichao1,Zhang Qianyi2,Chen Zefa2
1.Shanghai Enflame Technology,Shanghai 200000,China;2.Cadence Shanghai,Shanghai 200000,China
Abstract: When we use traditional timing signoff(STA) with a proper margin or derate for voltage variations, it will help us to cover most scenarios of real silicon. But as chips are designed larger and larger, features of hardware and software increase more and more, we see some critical cases will lead timing to fail caused by IR drop, even if IR analysis is under criteria. Now, most of our designs such as AI chips are designed on 12 nm, 7 nm or less, with a 3DIC interposer. IR drop analysis is more and more complex and important. Meanwhile, timing analysis with IR drop is request. Tempus Power Integrity provides a true signoff solution for concurrent IR drop and timing, which helps us find the real critical timing path with voltage sensitive. And this simulation results are well correlated and verified by silicon testing.
Key words : STA;IR;critical path;correlation

0 引言

    芯片設(shè)計(jì)向著更高的集成化、更高的頻率以及更加復(fù)雜的簽核(signoff)流程發(fā)展。其中靜態(tài)時(shí)序分析(STA)是數(shù)字芯片設(shè)計(jì)signoff中最關(guān)鍵的環(huán)節(jié)之一。對(duì)于關(guān)鍵路徑的定位,仿真優(yōu)化都是影響芯片性能的重要步驟。同時(shí),隨著芯片設(shè)計(jì)復(fù)雜化,技術(shù)節(jié)點(diǎn)向納米量級(jí)發(fā)展,電源傳輸網(wǎng)絡(luò)造成邏輯單元的電壓降分析也變得越來(lái)越系統(tǒng)化、精細(xì)化。因此由于電壓降引入的時(shí)序變化也越來(lái)越多的需要考量,尤其是關(guān)鍵路徑上的電壓降。




本文詳細(xì)內(nèi)容請(qǐng)下載:http://m.xxav2194.com/resource/share/2000003700




作者信息:

余金金1,閆志超1,張倩憶2,陳澤發(fā)2

(1.上海燧原科技有限公司,上海200000;2.上海鏗騰電子科技有限公司,上海200000)





wd.jpg

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 97av视频在线播放| 久久久久久久99精品国产片| 精品一区二区三区波多野结衣| 日韩在线一区二区三区免费视频| 国产三级网站在线观看播放| 99久久精彩视频| 拍拍拍无挡免费视频网站| 免费人成在线观看网站视频| 黄网址在线观看| 成人做受120秒试看动态图| 亚洲色欲或者高潮影院| 要灬要灬再深点受不了好舒服| 女同学下面粉粉嫩嫩的p| 久久精品中文字幕无码绿巨人| 精品国产欧美一区二区| 国产成人高清亚洲一区app| 99精品人妻无码专区在线视频区| 日本另类z0zx| 亚洲五月丁香综合视频| 狠狠97人人婷婷五月| 四虎永久免费地址在线网站| 99热在线观看| 成年女人黄小视频| 久久综合九色综合欧美狠狠| 毛片永久新网址首页| 午夜色a大片在线观看免费| 香蕉在线精品一区二区| 女人全身裸无遮挡图片| 亚洲国产欧美日韩第一香蕉 | 狠狠色成人综合首页| 国产熟睡乱子伦视频| [中文][3d全彩]舞房之夜| 成人性生交大片免费看| 久久国产精品99久久小说| 欧美一级片观看| 午夜影放免费观看| 金8国欧美系列在线| 打臀缝打肿扒开夹姜| 久久这里只精品国产免费10| 欧美日韩亚洲第一页| 人人爽人人澡人人高潮|