頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 Altera加強汽車電子產品組合 推薦芯片(右側),站點首頁,芯片,EDA及可編程,汽車電子 發表于:2/20/2008 主飛行儀表圖形加速顯示系統的FPGA設計 針對主飛行顯示儀對圖形處理和顯示的苛刻要求,采用基于儀器總線和擴展總線的高速陣列信號處理板的設計模式,提出了一種基于硬件加速的PFD圖形顯示設計方法。該方法實現了圖形分層雙緩存交替切換、圖形填充、圖形合成和多通道DMA像素引擎,提高了PFD圖形生成和顯示的實時性和可靠性。實踐證明,該設計顯著解決了PFD圖形顯示系統中的速度瓶頸。 發表于:2/20/2008 Cyclone與Spartan-3的對比 技術資料,站點首頁,技術,EDA及可編程 發表于:2/19/2008 簡化FPGA 配置設計過程 技術資料,站點首頁,技術,EDA及可編程 發表于:2/19/2008 賽靈思公司Virtex-5系列概述 技術資料,站點首頁,技術,EDA及可編程 發表于:2/19/2008 賽靈思公司Virtex-4系列概述 技術資料,站點首頁,技術,EDA及可編程 發表于:2/19/2008 可編程風扇控制器 芯片及解決方案,站點首頁,芯片,EDA及可編程 發表于:2/19/2008 Cadence聯手香港科技園 廠商新聞,站點首頁,資訊,EDA及可編程 發表于:2/19/2008 基于FPGA的微處理器內核設計與實現 設計了基于FPGA并與MCS-51單片機指令兼容的高效微處理器內核。本內核改進了傳統MCS-51單片機的體系結構,使每個機器周期只需一個時鐘周期,提高了指令的執行效率。同時增加了硬件看門狗及軟件復位功能,提高了系統的可靠性和抗干擾能力。本內核通過了功能仿真并下載到FPGA中成功運行。 發表于:2/18/2008 FPGA與DSP的高速通信接口設計與實現 對ADI公司TigerSHARC系列的兩種典型DSP芯片TS101[1]和TS201[2]的鏈路口性能進行了分析和比較,并給出了FPGA與這兩種DSP芯片通過鏈路口進行雙工通信的設計,為FPGA+DSP實時處理系統的內部數據通信提供了更加穩定和完善的通道。 發表于:2/18/2008 ?…603604605606607608609610611612…?