頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 MOST引領汽車多媒體 芯片及解決方案,站點首頁,芯片,EDA及可編程,多媒體,汽車電子 發表于:2/26/2008 用FPGA構建PCI Express端點器件的最佳平臺 PCI Express是一種使用時鐘數據恢復(CDR)技術的高速串行I/O互連機制。PCI Express第一代規范規定的線速率為每通道2.5Gbps,可以讓您建立具備單通道(x1)鏈路2Gbps(經8B/10B編碼)直至32通道64Gbps吞吐量的應用。這樣就能在保持或改進吞吐量的同時,顯著減少引腳數量。另外,還可以減小PCB的尺寸、降低印制線和層的數量,并簡化布局和設計。引腳數量減少,也就意味著噪聲和電磁干擾(EMI)降低。CDR消除了寬并行總線中普遍存在的時鐘-數據歪斜問題,簡化了互連實現。 發表于:2/26/2008 利用Spartan-3系列FPGA實現安全解決方案 芯片及解決方案,站點首頁,芯片,EDA及可編程 發表于:2/25/2008 一種針對功率設計SDR的整體方法 芯片及解決方案,站點首頁,芯片,模擬技術,EDA及可編程 發表于:2/25/2008 基于NiosII的SSCA算法實現 基于ALTERA公司的NoisII軟核處理器及其Avalon總線架構,提出采用單片FPGA實現SSCA算法的方法;對算法中適合DSP處理的部分采用NiosII軟核處理器實現,其他部分采用VHDL語言實現;給出了算法實現的具體流程,并對并行處理關鍵技術提出了解決方案。以余弦信號為例進行了驗證。 發表于:2/25/2008 利用SmartCompile和賽靈思的設計工具進行設計保存 芯片及解決方案,站點首頁,芯片,EDA及可編程 發表于:2/22/2008 Altera與Xilinx FPGA同在一個JTAG鏈中的配置方法 技術資料,站點首頁,技術,EDA及可編程 發表于:2/22/2008 MAX II的安全保密性能 技術資料,站點首頁,技術,EDA及可編程 發表于:2/22/2008 異步FIFO結構 技術資料,站點首頁,技術,EDA及可編程 發表于:2/21/2008 Altera Stratix III FPGA榮膺2008 DesignVision大獎 廠商新聞,站點首頁,資訊,EDA及可編程 發表于:2/20/2008 ?…602603604605606607608609610611…?