頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場(chǎng)可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺(tái)式編程器中立即運(yùn)行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯(cuò)誤或問題,設(shè)備可以在那里重新編程。 最新資訊 基于Nios Ⅱ 的MRI脊柱圖像分割系統(tǒng) 本作品的設(shè)計(jì)意圖既在Altera公司NiosII處理器的平臺(tái)上實(shí)現(xiàn)我們研究提出的一種可行的、魯棒性高的算法,即利用我們實(shí)驗(yàn)室研究的關(guān)于MRI Spine圖像分割算法實(shí)現(xiàn)了脊椎核磁共振矢狀圖自動(dòng)的椎間盤定位及量化的標(biāo)注,充分利用Altera FPGA/NiosII資源,使系統(tǒng)小型化、便攜化。該算法的應(yīng)用,可以改善對(duì)骨質(zhì)疏松引起的椎骨骨折進(jìn)行自動(dòng)的評(píng)估,對(duì)椎間盤進(jìn)行量化分析,有助于與其他成像圖像(如CT)進(jìn)行圖像的配準(zhǔn),以及圖像引導(dǎo)的椎骨外科手術(shù)。 發(fā)表于:3/13/2008 針對(duì)低成本視頻和DSP 系統(tǒng)開發(fā) Xilinx再推兩款XtremeDSP 開發(fā)平臺(tái) 新器件,站點(diǎn)首頁,芯片,MCU/DSP,EDA及可編程 發(fā)表于:3/12/2008 Altera中國(guó)大學(xué)生電子設(shè)計(jì)文章競(jìng)賽2008 征文,站點(diǎn)首頁,期刊,EDA及可編程 發(fā)表于:3/12/2008 Altera中國(guó)大學(xué)生電子設(shè)計(jì)文章競(jìng)賽2008 有獎(jiǎng)?wù)魑?站點(diǎn)首頁,技術(shù),EDA及可編程 發(fā)表于:3/12/2008 多級(jí)嵌套維納濾波器中協(xié)方差矩陣計(jì)算的FPGA實(shí)現(xiàn) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁,技術(shù),EDA及可編程 發(fā)表于:3/11/2008 多通道可調(diào)脈寬脈沖發(fā)生器設(shè)計(jì) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁,技術(shù),嵌入式系統(tǒng),EDA及可編程 發(fā)表于:3/10/2008 將MOST控制消息用到極致 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:3/7/2008 成都造 FPGA平臺(tái)成功研發(fā) 廠商新聞,站點(diǎn)首頁,資訊,EDA及可編程,消費(fèi)電子 發(fā)表于:3/7/2008 基于SoPC技術(shù)的激光直寫數(shù)字伺服控制器 芯片及解決方案,站點(diǎn)首頁,芯片,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:3/7/2008 利用串行RapidIO連接功能增強(qiáng)DSP協(xié)處理能力 芯片及解決方案,站點(diǎn)首頁,芯片,MCU/DSP,EDA及可編程 發(fā)表于:3/7/2008 ?…601602603604605606607608609610…?