頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 半導體行業巨頭2009年第二季度財報點評 產業脈動,站點首頁,資訊,MCU/DSP,嵌入式系統,模擬技術,EDA及可編程,消費電子 發表于:8/13/2009 全球最大芯片應用材料公司連續三季度虧損 全球最大的芯片制造設備生產商應用材料公司(Applied Materials Inc)周二預計,由于新訂單增長和成本大幅削減,本財季公司至少能實現盈虧平衡。此消息推動該公司當日股價上漲約4%。 發表于:8/13/2009 Altera在中國成立第66家聯合實驗室和培訓中心 Altera公司(NASDAQ:ALTR)今天宣布,在北京大學軟件與微電子學院無錫產學院成立新的聯合實驗室 (EDA/SOPC)。這是Altera與中國大學一起建立的第66家聯合實驗室和培訓中心。作為Altera全球大學計劃的一部分,該聯合實驗室配備了最新的Altera Quartus II設計軟件和40套Altera DE2-70開發套件,以幫助教師指導學生進行實踐練習。 發表于:8/13/2009 Libero IDE v8.4環境下的FPGA數字系統設計 詳細介紹了在Actel公司Libero集成開發環境下,利用各種集成的工具和EDA軟件進行FPGA設計的過程和方法。通過具體實例,介紹了通過混合使用VHDL硬件編程語言、SmartDesign、IP核等多種設計手段實現一個雙端口RAM的方法,并給出相應的仿真效果。 發表于:8/12/2009 Cadence推出首個TLM驅動式設計與驗證解決方案提升基于RTL流程的開發效率 新器件,站點首頁,芯片,嵌入式系統,EDA及可編程 發表于:8/11/2009 Cadence推出首個TLM驅動式設計與驗證解決方案提升基于RTL流程的開發效率 最新資訊,站點首頁,資訊,嵌入式系統,EDA及可編程 發表于:8/11/2009 Altera發布無線基站和遠程射頻前端設計CPRI v4.1 IP內核 最新資訊,站點首頁,資訊,EDA及可編程 發表于:8/10/2009 宏力半導體發布0.13微米嵌入式閃存制程 新器件,站點首頁,芯片,EDA及可編程 發表于:8/10/2009 MIPS公開源代碼,推動Android 進入數字家庭 廠商新聞,站點首頁,資訊,MCU/DSP,嵌入式系統,EDA及可編程 發表于:8/7/2009 基于SOPC的JPEG2000編碼器設計 為了滿足網絡及多媒體領域的應用,JPEG2000的硬件實現具有重要意義。本文提出了一種改進的行式二維小波變換器結構,設計了位平面并行的位平面編碼器和四級流水線結構的算術編碼器,并將其整合于一個SOPC中,實現了JPEG2000編碼系統。整個設計通過Altera公司Stratix II系列的EP2S60F1020C5平臺驗證,在最高時鐘頻率98MHz下能達到編碼分辨率512*512 灰度圖像52frame/s的速度,滿足了實時編碼的要求。 發表于:8/7/2009 ?…502503504505506507508509510511…?