頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 Actel混合信號功率管理工具為FUSION混合信號FPGA提供完整的圖形設計方案 新器件,站點首頁,芯片,EDA及可編程 發表于:7/21/2009 Actel宣布正式付運Fusion 高級開發工具套件 愛特公司 (Actel Corporation)宣布正式付運Fusion高級開發工具套件,協助設計人員開發系統和功率管理應用。該工具套件帶有Actel Fusion 混合信號FPGA,并在單個電路板上配備多個板上電壓調節器,一個指示器LED陣列和一個OLED顯示器,提供關于標識狀態、系統信息,以及電壓、溫度或電流讀數的直接反饋信息。 發表于:7/21/2009 基于FPGA的PLL頻率合成器 應用FPGA,采用PLL頻率合成技術,結合教學實驗平臺的需要,設計出了一個整數/半整數頻率合成器,輸出范圍為1 kHz~999.5 kHz,步進頻率可達到0.5 kHz。與以前的教學實驗裝置相比,系統在性能指標、直觀性等方面都有所提高,不僅可以用于教學實驗,還可以用作頻率源、頻率計。 發表于:7/21/2009 NetLogic采用臺積電技術生產40納米處理器 廠商新聞,站點首頁,資訊,EDA及可編程 發表于:7/20/2009 可伸縮雙域Montgomery乘法器的優化設計與實現 技術論文,站點首頁,技術,EDA及可編程 發表于:7/17/2009 基于FPGA的高速A/D轉換控制器設計 采用FPGA器件EP1C12Q240C8實現對高速A/D轉換芯片ADC08200的實時采樣控制,解決了傳統方法的速度問題。使用VHDL語言采用自頂向下的設計方法編寫出源程序;結合FIFO存儲器的設計實現了高速A/D采集轉換和轉換后的數據存儲,并給出了采樣存儲電路原理圖。數據處理可通過與SoPC技術結合實現。 發表于:7/17/2009 模擬訓練設備的操作評估專家系統 技術論文,站點首頁,技術,EDA及可編程 發表于:7/15/2009 基于旋轉模式的改進型CORDIC算法 傳統CORDIC算法需要通過查找表和許多乘法器才能實現多種超越函數的計算,這會導致硬件電路實現復雜,運算速度降低,此外它能夠計算的角度范圍也有限。針對傳統CORDIC算法的缺陷,在旋轉模式下提出一種改進型CORDIC算法,它不需要查找表和模校正因子,只需通過簡單的移位和加減運算就能實現多種超越函數的計算,從而能夠減少硬件的開銷,提高運算的性能,并通過重復迭代和區域變換使得該算法能夠適用于所有的旋轉角度。誤差分析表明該算法具有很小的誤差。 發表于:7/14/2009 賽靈思助力中國人才培養 “北工大——賽靈思軟件工程(嵌入式系統方向)應用人才聯合培養模式創新實驗區”開園儀式在北京工業大學逸夫圖書館舉行,賽靈思“第二屆開放源碼硬件及嵌入式大賽”開幕儀式及國際學術交流活動同期舉行。 發表于:7/13/2009 基于SOPC的視頻監視器千兆網顯示接口設計 芯片及解決方案,站點首頁,芯片,網絡與通信,EDA及可編程 發表于:7/9/2009 ?…506507508509510511512513514515…?