頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 ADI 公司完成制造工廠戰略性升級改造計劃 Analog Devices, Inc.,全球領先的高性能信號處理解決方案供應商,最近成功完成了對專有模擬、混合信號和 MEMS(微機電系統)制造工藝技術的升級和改進,目的是降低成本,提高晶圓制造效率。美國馬薩諸塞州威明頓工廠的改造已于11月1日完成,而在今年早期,位于愛爾蘭利默瑞克的工廠也完成了改造計劃,這是 ADI 公司之前宣布的一項確保客戶享有高性價比和靈活的全球制造基礎設施的長期規劃的一部分。 發表于:12/24/2009 Gartner:2009年半導體市場規模將下滑11.4%,全球半導體設備市場明年增長45% 市場研究公司Gartner日前上調2009年半導體市場預期,但表示整個半導體市場規模仍將下滑11.4%至2260億美元。 發表于:12/24/2009 追新逐熱還是腳踏實地?跟上技術發展的步伐 我真的需要那種技術嗎?我現在應該購買嗎?如果我不購買,是不是就會處于劣勢?我會不會因為做出錯誤的決定而出局?即便不想成為先行者,同行的壓力與技術變化的速度,也會使我們不斷面對類似的更多問題。最終,我們還是得想辦法回到正確的技術軌道上來。 發表于:12/22/2009 Gartner指出2009年全球半導體收入下滑290億美元 根據全球技術研究和咨詢公司Gartner的初步估計,2009年全球半導體總收入為2,260億美元,比2008年下滑11.4%, 這將是該行業在過去的25年來經歷的第六次收入下滑。 發表于:12/22/2009 基于FPGA的RCN223絕對式編碼器通訊接口設計 實現了一種基于FPGA的絕對式碼盤智能接口的設計,用以進行絕對式編碼器和DSP處理器之間的通訊。此接口根據FPGA模塊化設計的特點,把整個設計任務劃分為若干功能模塊,分別對這些模塊進行設計,最后把各個功能模塊進行綜合,以完成整個設計。 發表于:12/22/2009 IC設計業整合勢在必行 政府需加強引導 相比全球IC設計業,我國的IC設計業在經濟規模、產業能級等方面差距甚大。國內IC設計企業應在國家政策的引導之下,加快重組整合的步伐。 發表于:12/21/2009 2009年前三季度半導體市場分析 20年來集成電路市場規模平均增長率達到12%,并隨著硅周期呈現上下較大波動。自2005開始,年增長率下降到10%以下。2008年四季度開始,全球半導體市場開始受到金融危機的強烈沖擊,SIA的數據顯示,2008年全球半導體市場銷售額為2486億美元,同比下跌了2.8%。集成電路為半導體產業中最主要的產品,占所有半導體市場銷售的比重為83.9%同比下跌了4.2%。2009年上半年全球半導體市場同比下滑達24.8%,全球半導體市場受金融危機的影響繼續加深。全球集成電路市場發展緩慢,中國也由于產能轉移趨緩、行業不景氣和整機需求放緩等因素影響,集成電路市場的發展也逐年減緩,2008年更是在這些因素以及金融危機的影響下,市場首次出現10%以下的增長,2004年至今,中國集成電路市場已經連續5年增速下滑,2009年市場的發展速度將在2008年的基礎上進一步下降,2009年上半年,中國集成電路市場同比下滑近15%。 發表于:12/21/2009 實時視頻數據采集的FPGA實現 介紹一種在工礦監視系統中采用FPGA實現視頻數據實時采集和顯示的設計方案。系統中采用FPGA和視頻解碼器實現了高速連續的視頻數據采集與處理。處理后的視頻信號通過VGA格式轉換,可以在現場VGA顯示器上觀看,也可以通過鍵控將數據存儲在存儲介質中,從而實現了實時視頻監視。 發表于:12/18/2009 賽普拉斯(Cypress)新型演示工具,幫助展示PSoC 3架構的精確模擬功能 賽普拉斯半導體公司日前推出一款演示工具,充分展示了其新型PSoC 3架構所具有的眾多精確模擬功能。新型CY8CKIT-007 PSoC 3精確模擬電壓計演示工具包展示了PSoC 3器件,作為一個單芯片電壓計,如何采用一個片上20-bit Delta Sigma模數轉換器(ADC),在驅動LCD的同時,測量其內含的試鉛和板上熱偶的電壓。有了該工具,設計者可以使用PSoC Creator集成開發環境(IDE)中預先配置好的運放、ADC和模擬復用元件快速簡便地設計工業傳感器、消費類傳感器、葡萄糖計以及其他模擬應用。 發表于:12/18/2009 基于FPGA的作戰系統時統設計 作戰系統時間的統一同步(時統)的重要性越來越得到重視,只有保證整個系統處在同一時間的基準上,才能實現真正意義上的以網絡為中心的信息戰、以精確制導武器系統對抗和以協同作戰方式為主的現代化戰爭。另外由于不同的作戰系統對時統有著不同要求,因此對時統接收處理模塊(簡稱時統模塊)有著較高要求。利用FPGA的強大功能及靈活性設計的時統模塊能夠很好地實現以上要求。 發表于:12/17/2009 ?…487488489490491492493494495496…?