頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 Altera Stratix® IV GX FPGA獲獎理由 Stratix IV GX FPGA具有高性能/低功耗FPGA的功能。它使用最新的40 nm工藝技術。Stratix IV GX FPGA基于全功能40-nm FPGA架構,包括自適應邏輯模塊(ALM)、豐富的數字信號處理(DSP)資源、嵌入式RAM、內置PCI Express Gen1/Gen2 HardIP,而且還提供現場性能最好的收發器技術以及高性能IO和專利可編程功耗技術,非常適合高性能、低功耗應用。 發表于:1/5/2010 Jointwave發布的H.264編碼器可實現1080p Jointwave發布的H.264編碼器技術提供了單芯片HD和超低功耗廣播級視頻— 針對65nm處理器60mW可實現1080p。 發表于:1/5/2010 “萬元獎金,回饋產業”,獻禮中國電子社群 為答謝中國電子社群自2002年起對慕尼黑上海電子展的關注與支持,在2010年展會正值9周年之際,展會主辦方特別推出了“萬元獎金,回饋產業”的抽獎活動。即刻登陸www.e-p-china.com.cn 進行觀眾預登記,多重驚喜等你來揭。 發表于:1/5/2010 夏普新手機采用賽普拉斯的TrueTouch觸摸屏解決方案 賽普拉斯半導體公司日前宣布,由夏普通信系統集團制造的軟銀移動公司的兩款新手機采用了其TrueTouch觸摸屏解決方案。新的軟銀941H和940H型號的手機與此前同樣采用True Touch觸摸屏的 931H屬于同一系列。該手機利用TrueTouch解決方案實現直觀的多點觸摸功能,能進行單擊、雙擊、平移、縮放、滾動、旋轉等手勢的操作。 發表于:12/31/2009 基于FPGA的可層疊組合式SoC原型系統設計 為解決單片FPGA無法滿足復雜SoC原型驗證所需邏輯資源的問題,設計了一種可層疊組合式超大規模SoC驗證系統。該系統采用了模塊化設計,通過互補連接器和JTAG控制電路,支持最多5個原型模塊的層疊組合,最多可提供2 500萬門邏輯資源。經本系統驗證的地面數字電視多媒體廣播基帶調制芯片(BHDTMBT1006)已成功流片。 發表于:12/30/2009 Vishay Siliconix推出業界最小的60V 功率MOSFET 日前,Vishay Intertechnology, Inc.(NYSE 股市代號:VSH)宣布,推出采用SOT-923封裝的60V N溝道功率MOSFET --- SiM400。該器件為業界最小的60V功率MOSFET,比SC-70和SC-90等封裝能節約更多的空間。 發表于:12/30/2009 華虹NEC高效nvSOC產品原型平臺,有效縮短SoC產品開發周期 上海華虹NEC電子有限公司(以下簡稱“華虹NEC”)日前宣布成功推出nvSOC產品原型平臺,這一平臺的推出可以幫助客戶高效創建SoC和ASIC原型,大大縮短客戶SoC產品開發周期和減少設計風險。 發表于:12/29/2009 基于PLC的太陽能電池板自動跟蹤系統的研究 研究了基于可編程邏輯控制器(PLC)的太陽能電池板自動跟蹤系統。該系統有效地提高了太陽能的利用率和光伏發電系統的效率,降低了光伏并網發電的成本,具有理論研究意義和應用推廣價值。 發表于:12/28/2009 臺灣研發出16納米SRAM 技術可使電子設備更輕薄 臺灣科研機構日前宣布,開發出全球第一個16納米的SRAM新組件,由于可容納晶體管是現行45納米的10倍,這可使未來電子設備更輕薄。 發表于:12/24/2009 微捷碼宣布推出28納米及28納米以下IP特征表征新標準SiliconSmart ACE 芯片設計解決方案供應商微捷碼(Magma®)設計自動化有限公司(納斯達克代碼:LAVA)日前宣布推出業界標準SiliconSmart產品線新產品——下一代知識產權參數特征化及建模工具SiliconSmart® ACE。通過利用全新的加速電路引擎(Accelerated Circuit Engine,ACE)技術和內嵌的超快FineSim? SPICE仿真器,全自動SiliconSmart ACE流程提供了較其它工具更精確的模型和更短的特征化周期,樹立了28納米及28納米以下工藝節點設計IP特征化及建模新標準。 發表于:12/24/2009 ?…486487488489490491492493494495…?