頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于CPLD的電梯運行控制器的設計 該系統軟件設計中,成功編譯并仿真VHDL源程序,且對仿真圖進行合理分析。在硬件實驗過程中,對VHDL源程序進行成功下載,所得實驗結果與軟件仿真結果完全相符,從而證明電梯運行控制器的設計滿足系統功能要求。 發表于:6/24/2011 Leon3軟核的FPGA SelectMap接口配置設計 摘要:與通常采用外圍的CPLD器件和CPU來產生配置接口控制邏輯的方法不同,本文設計了采用嵌入到FPGA的Leon3開源CPU軟核來控制實現Virtex系列FPGA的SelectMap接口配置的方法,可將其應用于對FPGA芯片的在線配置。該方 發表于:6/24/2011 LIFO或FIFO:測量數據中心以太網時延方法探討 時延是數據中心以太網的一個關鍵性能指標。這是因為在高頻率金融交易(HFT)、高性能計算(HPC)和類似的性能敏感型環境中,超低時延10GbE交換功能是處理巨大網絡流量的關鍵,這常常意味著每天上百萬次的 發表于:6/24/2011 基于FPGA的彩色圖像增強系統 設計一個基于FPGA的實時視頻圖像處理系統,包含增強對比度擴展和色飽和度兩種處理方法,相比于DSP和ASIC方案來說,FPGA在性能和靈活性方面具有絕對優勢,應用FPGA設計視頻通信系統更普遍。 發表于:6/24/2011 基于Spartan-3E的安全通信系統的實現 服務器端采用XILINX公司的Spartan-3e開發平臺,在該平臺上構建基于MicrBlaze處理器和Xilkernel操作系統的嵌入式系統,在該系統中通過定制AES加密IP、鍵盤IP、LCD IP、通用擴展接口控制IP并添加EDK中自帶的網絡控制器IP、串口IP等,服務器端的系統結構框圖如圖1所示。當服務器端收到經過AES加密的請求IP數據包時,在服務器端,信息需要經過AES解密處理,根據解密后信息分析并提取請求方的ID信息和IP信息,客戶端的ID信息是唯一的授權證號,根據客戶端的ID信息,作出相應的處理。 發表于:6/24/2011 基于FPGA的串行通信控制系統的設計 在Altera Cyclone II平臺上采用“自頂向下”的模塊化設計思想及VHDL硬件描述語言,設計了串行通信控制系統。在Quartus II軟件上編譯、仿真后下載到FPGA芯片EP2C5Q208上,進行在線編程調試,實現了串行通信控制功能。基于FPGA的系統設計調試維護方便、可靠性高,而且設計具有靈活性,可以方便地進行擴展和移植。 發表于:6/22/2011 燦芯半導體第一顆40nm 芯片在中芯國際驗證成功 燦芯半導體(上海)有限公司與中芯國際集成電路制造有限公司(簡稱“中芯國際”,紐約證交所股票代碼:SMI,香港聯合交易所股票代碼:HK0981)今天共同宣布燦芯半導體第一顆 40nm 芯片在中芯國際一次性流片驗證成功。 發表于:6/21/2011 Lattice基于自身優勢,向可編程SoC發展 近日,2010年11月上任的Lattice 總裁及首席執行官Darin Billerbeck,第一次以CEO的身份與中國記者見面,分享了他上任后Lattice的一些成績和未來的戰略,同時也更加具體地闡述了Lattice究竟是如何在激烈的競爭中獲得成功的。 發表于:6/21/2011 基于CPLD的GPIB 控制器 采用低成本的 CPLD 器件替代了價格昂貴,且難以購買的 GPIB 控制芯片, 成功的實現了具有自主知識產權的 IP CORE,并且所有核心模塊完全采用 VHDL 語言實現, 能夠在不同的開發環境上移植,可以根據不同的應用環境,對其進行進行剪裁和優化,不僅大大節省了成本,而且具有很大的靈活性。 發表于:6/21/2011 播灑FPGA的種子 助力中國人才培養 Altera的2011亞洲創新設計大賽和電子設計文章競賽正如火如荼地進行著,筆者有幸對其發起人、組織者-Altera公司大學計劃中國地區項目總負責人徐平波先生進行了專訪。 發表于:6/20/2011 ?…388389390391392393394395396397…?