頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 賽普拉斯CapSense解決方案應用于鈴木儀表盤 觸摸感應市場的領導者賽普拉斯半導體日前宣布,Clarion Co., Ltd. 已選擇賽普拉斯的 CapSense® 觸摸感應解決方案來驅動 Suzuki MR Wagon 儀表板中的觸摸面板。這款觸摸面板集成了主音頻控制,可用于音量控制以及頻道選擇。 發表于:6/28/2011 基于Cypress的EZ-Color控制器的高亮LED照明混色方案 引言隨著半導體照明行業日異更新的步伐,具有壽命長,能耗低,應用靈活,環保無害等眾多優點的高亮LED正在孕育一場新的產業革命—照明革命,使我們的生活與工作環境魅力四射,絢麗多彩。不過,由于LEDL 發表于:6/28/2011 Molex ClipLok?低側高互連線夾實現穩固電路對板連接 全球領先的互連產品供應商Molex公司目前發布ClipLok?互連線夾,這款機電連接產品能夠輕易將薄膜開關或柔性線路板(FPC)的尾端與印制線路板牢固地連接,無需在每一點接插連接器。率先面市的低側高ClipLok連接線夾提供了即時、可靠的電路對板連接,適合一系列消費、醫療、網絡和電信應用。 發表于:6/27/2011 降低CPLD的功耗的嵌入式應用 用作I/O的擴展器件時,像ispMACH 4000ZE這樣的CPLD器件(圖1)給予簡單的嵌入式處理器額外的信號線和處理功能,他們能夠支持顯示器、按鈕、發光二極管,串行或并行I/O,或存儲接口。設計人員還經常利用它們作為設計中通用處理器和更多的專業芯片組之間的緩沖,還能用于其他的應用,如智能手機、GPS系統,遠程工業傳感器和數碼攝像機。 發表于:6/27/2011 SOPC在干擾系統嵌入式網關設計中的應用 SOPC在干擾系統嵌入式網關設計中的應用,1分布式干擾系統對嵌入式網關設計的要求根據分布式干擾系統的作戰運用背景,在設計嵌入式網關硬件平臺時應從以下幾個方面考慮:(1)微型化。嵌入式網關應該在體積上足夠小,保證分布式干擾系統的小型化。 發表于:6/27/2011 一種基于CPLD的PWM控制電路設計 在直流伺服控制系統中,通過專用集成芯片或中小規模的數字集成電路構成的傳統PWM控制電路往往存在電路設計復雜,體積大,抗干擾能力差以及設計困難、設計周期長等缺點因此PWM控制電路的模塊化、集成化已成為發展趨勢.它不僅可以使系統體積減小、重量減輕且功耗降低,同時可使系統的可靠性大大提高.隨著電子技術的發展,特別是專用集成電路(ASIC)設計技術的日趨完善,數字化的電子自動化設計(EDA)工具給電子設計帶來了巨大變革,尤其是硬件描述語言的出現,解決了傳統電路原理圖設計系統工程的諸多不便.針對以上情況,本文給出一種基于復雜可編程邏輯器件(CPLD)的PWM控制電路設計和它的仿真波形. 發表于:6/26/2011 基于CPLD/PPGA的出租車計費系統 介紹了出租車計費器系統的組成及工作原理,簡述了在EDA平臺上用單片CPLD器件構成該數字系統的設計思想和實現過程。論述了車型調整模塊、計程模塊、計費模塊、譯碼動態掃描模塊等的設計方法與技巧。 發表于:6/25/2011 基于FPGA的軟件無線電可編程DDC的設計 本文所設計的簡單DDC系統可以完成基本的下變頻功能,適用于各種需要進行下變頻的場合。并可免去使用專業DDC芯片的麻煩,有效實現所期望的功能。程序設計和實驗表明,將接收進來的經過采樣量化的數字中頻信號進行數字式下變頻在單片FPGA中完成是完全可行的。 發表于:6/25/2011 基于FPGA的多路I2C總線設計與實現 介紹了一種基于FPGA的多路I2C總線設計與實現。主要包括系統處理器、局部總線、FPGA邏輯模塊、負載設備幾部分,實現了從處理器局部總線到I2C協議的轉換及其多路擴展,使系統具有多個I2C總線通道,且每一路I2C總線上能掛載多個不同的主設備或從設備。該系統中各路I2C總線相互獨立工作,沒有干擾和影響。 發表于:6/24/2011 基于CPLD的視頻疊加 本文介紹了電視機行場掃描的原理,提出了一種視頻信號疊加的思路,采用CPLD作為控制器,方便靈活,只需根據一定的算法還可實現任意圖形和漢字字符的疊加,由于時間有限,本文不再敘述。 發表于:6/24/2011 ?…387388389390391392393394395396…?