頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 Altera通過早期使用計劃,讓客戶提前了解面向FPGA的OpenCL效能優勢 Altera公司(NASDAQ: ALTR)今天發布其面向FPGA的OpenCL (開放計算語言)早期使用計劃(EAP),支持客戶提前了解Altera面向FPGA的OpenCL解決方案。采用這一開放標準,設計團隊可以在高級C語言框架中面向FPGA設計他們自己的系統和算法,大大簡化了FPGA的開發。作為EAP計劃的一部分,客戶能夠預先了解Altera的OpenCL解決方案,參加面向FPGA的OpenCL培訓課程,獲得相關資料,觀看其技術演示。 發表于:8/29/2012 Avnet ADI ADP1850 Xilinx 7系列FPGA電源解決方案 Avnet公司的ADI電源模塊是采用ADI公司的ADP1850器件,專為Xilinx公司的7系列FPGA提供電源,12V電壓輸入,四個雙路ADP1850器件提供8路穩壓輸出:3.3V/8A,2.5V/8A,2.0V/2A,1.8V/6A,1.5V或1.35V/4A,1.2V/4A和兩路1.0V/6A.輸出誤差在3%或5%.本文介紹了ADI電源模塊主要指標和特性,方框圖,電路圖,材料清單和PCB布局圖. 發表于:8/29/2012 基于FPGA的彩色觸摸屏控制器的設計 介紹了一種基于FPGA的彩色觸摸屏控制器的設計方法,根據彩色液晶屏TFT-LCD與芯片ADS7843的接口方式,使用FPGA設計了TFT-LCD控制器和ADS7843芯片的控制器,并實現了在TFT-LCD上的觸摸功能。該控制器顯示效果好,觸摸響應速度快,為后續彩色觸摸屏的IP核設計打下了基礎。 發表于:8/28/2012 Lattice MachXO2 Pico 開發評估方案 Lattice公司的MachXO2系列是超低功耗的非易失PLD器件,容量從256到6864查找表(LUT),19個到335個I/O。此外,器件還集成了嵌入區塊RAM(EBR)(多達240Kb),分布式RAM(多達54kb),用戶閃存(UFM)(多達3256kb),PLL以及SPI,I2C和JTAG等接口。待機功耗低到19uW,主要用在低成本量大的消費類電子和系統應用。本文介紹了MachXO2系列主要特性,方框圖以及MachXO2Pico開發板主要特性,方框圖,電路圖和材料清單(BOM)。 發表于:8/28/2012 基于WDM的精確定時器及其在冗余技術中的應用 現代軍用電子設備和某些控制系統對設備的可靠性要求越來越高。針對此情況利用設備冗余原理,提出一種基于WDM的精確定時器實現設備冗余的方法。利用此方法設計了雙冗余CAN總線板卡及其在WindowsXP系統下的驅動程序,給出了部分驅動實現細節和相關流程。結果表明該方法可成功實現雙CAN接口卡在總線故障情況下的冗余切換,提高了設備可靠性。 發表于:8/28/2012 Lattice iCE40 mobileFPGA低功耗智能手機應用方案 Lattice公司的iCE40LosAngelesmobileFPGA系列器件使用40nm低功耗、標準的CMOS工藝制造,專為移動消費電子應用而優化,適合用于傳感器管理、視頻和圖像、自定義連接和存儲器/存儲空間擴展,廣泛應用于智能手機、平板電腦、數碼相機(DSC)、電子圖書閱讀器和便攜式導航設備(PND)。本文介紹了LosAngeles系列主要特性和優點,iCE40LP系列架構圖,iCEblink40iCE40LP1K評估板主要特性,電路圖,主要元件清單和元件布局圖. 發表于:8/28/2012 基于FPGA的心音信號采集 設計了基于FPGA的心音采集系統,該系統包括高性能的心音傳感器、預處理電路、A/D轉換電路和串口通信電路。傳感器將心音信號轉換成電信號,通過預處理電路的放大和濾波,再經過A/D轉換電路送到FPGA,FPGA把現場采集到的數據及時可靠地傳遞給PC。實驗結果表明,該系統能無創、快速、廉價地采集心音信號。 發表于:8/24/2012 基于USB接口的多功能ARINC429總線接口板設計 提出了一種基于USB接口的多功能ARINC429總線接口板設計方案。通過采用SoPC技術、USB協議芯片、基于VHDL的自定義429總線IP核設計以及基于SD卡的存儲設計,快速構建了系統硬件,在Nios II開發環境下采用C語言開發了系統核心軟件,實現了系統的總線通信和數據存儲多功能設計。應用結果表明,該系統具有良好的性能、便攜性和經濟效益。 發表于:8/24/2012 2D-DCT的FPGA實現 設計了采用FPGA來實現2D-DCT的方案,對于其中的關鍵部分——乘加運算,給出了基于查找表的分布式算法。整個設計節省了資源,提高了運算速度。仿真結果表明,經過2D-DCT變換后的數據與期望值總體上是一致的,這對于數字圖像和視頻壓縮的研究有一定的意義。 發表于:8/22/2012 基于FPGA的簡易可存儲示波器設計 本文介紹了一種基于FPGA的采樣速度60Mbit/s的雙通道簡易數字示波器設計,能夠實現量程和采樣頻率的自動調整、數據緩存、顯示以及與計算機之間的數據傳輸。 發表于:8/22/2012 ?…259260261262263264265266267268…?