頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 Achronix開始交付其22納米Speedster22i系列FPGA AchronixSemiconductor公司今日宣布:公司已開始將其業界領先的Speedster®22i HD1000可編程邏輯器件(FPGA)發運給客戶。該器件采用英特爾領先的22納米3D Tri-Gate晶體管技術,其功耗是競爭對手同類器件的一半。是業內唯一內嵌10/40/100G以太網MAC、100Gbps Interlaken、PCI Express Gen1/2/3和2.133 Gbps DDR3控制器硬核的FPGA器件。它能幫助用戶的高帶寬解決方案降低一半成本. 發表于:2/21/2013 賽靈思針對大批量應用大幅提升設計生產力 All Programmable技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布Artix?-7 FPGA AC701評估套件正式推出,專門支持開發滿足低成本、低功耗應用需求的高性能系統。這款最新評估套件配套提供All Programmable Artix-7 200T器件,并包括設計人員所需的工具、IP和參考設計,不僅可以幫助他們快速啟動開發工作,同時又能使其充分利用業界領先FPGA的單位功耗系統性能優勢。 發表于:2/20/2013 Synopsys通過提供經生產驗證的設計工具與IP來推進對FinFET技術的采用 為芯片和電子系統加速創新提供軟件、知識產權(IP)及服務的全球性領先供應商新思科技公司(Synopsys, Inc., 納斯達克股票市場代碼:SNPS)日前宣布:即日起提供其基于FinFET技術的半導體設計綜合解決方案。 發表于:2/19/2013 基于CPLD的ГОСТ18977總線收發系統設計與實現 針對現有俄式ГОСТ18977總線的實現方式中傳輸速率不兼容的問題,設計并實現了一種基于CPLD的ГОСТ18977總線收發系統。該系統利用CPLD進行分頻,可兼容不同的總線傳輸速率;并通過CPLD實現系統的邏輯設計與收發控制,能夠實時完成總線數據的發送、接收、顯示和存儲功能。 發表于:2/5/2013 賽靈思領航20nm,繼續保持領先一代優勢 繼28nm遙遙領先業界,賽靈思又持續發力20nm市場。賽靈思20nm產品系列建立在其業經驗證的28nm突破性技術基礎之上,在系統性能、低功耗和可編程系統集成方面擁有著領先一代的優勢。其20nm產品系列不僅能滿足下一代各種各樣系統的廣泛需求,而且還可為ASIC與ASSP提供極具吸引力的可編程替代方案。 發表于:2/4/2013 基于DSP Builder的插值濾波器的設計及FPGA實現 在數字接收機中,通常需要對采樣的數據進行一定倍數的插值。采用Altera公司的DSP Builder設計工具,在MATLAB/Simulink中建立相應的算法模型并仿真。通過引入回路硬件模塊,將硬件平臺接入由Simulink構建的仿真測試回路中進行軟硬件協同仿真,最后可以直接生成FPGA的下載文件。該方法簡化了設計流程,降低了開發成本和周期,具有廣闊的應用前景。 發表于:2/1/2013 富士通半導體獲海思半導體策略ASIC合作伙伴榮譽 富士通半導體(上海)有限公司于日前宣布其獲得海思半導體策略ASIC合作伙伴榮譽。富士通的高速IP解決方案和ASIC設計服務,是海思授予其這一榮譽的關鍵所在。 發表于:2/1/2013 賽靈思推出多項20nm第一繼續保持領先一代優勢 All Programmable技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布下一代20nm All Programmable器件推出的三大里程碑事件。賽靈思20nm產品系列建立在其業經驗證的28nm突破性技術基礎之上,在系統性能、低功耗和可編程系統集成方面擁有著領先一代的優勢。其20nm產品系列不僅能滿足下一代各種各樣系統的廣泛需求,而且還可為ASIC與ASSP提供極具吸引力的可編程替代方案。 發表于:2/1/2013 基于FPGA的智能卡控制器的實現 嘗試在FPGA上實現對IC卡的控制,運用EDK中的IP開發工具生成一個智能卡控制器的IP核,用以實現對IC卡的硬件控制。 發表于:1/30/2013 基于FPGA與單片機的音頻頻譜分析系統設計 詳細介紹了一種基于FPGA與單片機的音頻頻譜分析系統的實現。整個系統由信號預處理電路、單片機最小系統和FPGA目標板模塊3部分組成。預處理電路負責聲音-電壓信號的轉換以及電壓信號的放大;單片機最小系統完成音頻信號的測頻、采集與存儲、LCD液晶屏的頻譜顯示以及相關的時序控制工作;FPGA部分對單片機ADC所采集的音頻信號進行快速傅里葉變換(FFT),然后將變換后的結果返回并在液晶屏上顯示。系統實現了對20 Hz~20 kHz音頻信號的采集與頻譜分析,該系統具有較好的實時性和準確性,頻譜刷新時間小于0.5 s,最大誤差約為10%。 發表于:1/29/2013 ?…240241242243244245246247248249…?