頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于PXI總線的A/D數據采集模塊設計 對基于PXI總線的A/D數據采集電路進行了結構劃分、設計和實現。該數據采集模塊主要通過PCI9052橋芯片將ISA插卡信號移植到CPCI總線上,作為PXI測試系統的一個功能模塊,通過CPLD實時響應零槽控制器發出的觸發信號。 發表于:1/6/2013 光纖分布式擾動傳感器信號檢測系統研究 設計了一種以FPGA作為數據處理核心,基于相位敏感光時域反射計(Φ-OTDR)的光纖分布式擾動傳感器信號檢測系統。該系統具有數據采集、處理、存儲、通信以及液晶顯示功能。擾動信號檢測算法采用多周期等距累加相減法。通過閾值判定實現擾動信號的判別,并可以同時顯示傳感光纖長度范圍內不同位置的擾動。實驗證明,該系統內部數字處理部分可以實現信號檢測算法以及擾動閾值判定功能。 發表于:1/4/2013 CCD信號處理電路偏置漂移校正 為抑制CCD相機信號處理電路中由溫度等原因引起的偏置漂移對圖像質量造成的影響,提出了一種基于反饋的近實時偏置漂移校正方法。為了獲得偏置在整個鏈路中的變化情況,對整個信號處理鏈路進行了分析;設計了兩種數字低通濾波器,分別對獲得的暗像元數據進行濾波;根據工程經驗并輔以計算給出校正算法的有關參數;校正圖像偏置漂移并對輸出的圖像進行比較分析。實驗結果表明,在可變增益放大器增益為1.8的條件下,使用12 bit精度的模/數轉換器時偏置穩定在10個碼值以下,基本滿足精度高、穩定性好及抗干擾的要求。 發表于:1/4/2013 基于FPGA的說話人識別系統設計 針對實時性問題提出了一種以FPGA為硬件平臺的說話人識別系統解決方案。該方案以MFCC為語音特征,采用了基于矢量量化的說話人識別算法。系統主要包括語音信號采集、端點檢測、特征提取和識別判斷4個部分。經測試證明,該系統完成了設計所需的基本功能。在實驗室條件下,當系統時鐘為50 MHz時,完成一次4碼的識別耗時15.932 ms,對12碼的識別率為93.3%。 發表于:12/28/2012 基于分配格理論的大規模線速組播交換系統 采用Altera公司的StratixIV系列FPGA芯片為平臺,根據代數分配格理論,構造適合組播的排序結構;結合已建立的多路徑自路由結構;最終構造出基于代數分配格的線速組播交換結構。同時,研究此結構應用于大規模組播交換的方法,并設計支持該結構的自路由組播線速扇出復制過程的帶內信令機制和控制機制。 發表于:12/28/2012 數字圖像自適應去噪算法的FPGA實現 針對數字圖像中椒鹽噪聲的濾除,提出一種適合FPGA實現的自適應去噪算法。在傳統算法中加入二次噪聲檢測,并且在DE2平臺上搭建數字圖像的椒鹽噪聲自適應去噪驗證平臺進行驗證。 發表于:12/28/2012 華為公司授予Altera 2012年度優秀核心合作伙伴獎,以表彰其提供高質量、前沿產品以及優異的技術支持 Altera公司(Nasdaq: ALTR) 今天宣布,獲得了華為技術有限公司授予的2012年度優秀核心合作伙伴獎,華為是全球領先的信息與通信解決方案供應商。在中國深圳舉行的2012年度核心合作伙伴大會上,華為公司授予了Altera該獎項,以表彰其提供高質量、前沿產品以及優異的技術支持。優秀核心合作伙伴獎是華為公司授予其供應商的最高榮譽,也是雙方合作多年以來,華為最近授予Altera的眾多嘉獎之一。Altera為華為公司2012年度業務的成功實施提供了出色支持,是獲得這一獎項的杰出供應商。 發表于:12/27/2012 多通道高精度頻率測試系統設計與實現 為解決計算機測試系統中頻率測試的高精度要求,提出了一種基于FPGA技術的多通道等精度測頻法。設計了頻率測試系統,該系統實現了在5 kHz~500 kHz頻率范圍內測量分辨率為1 Hz。 發表于:12/26/2012 PSoC Creator:面向嵌入式應用的開發工具 嵌入式系統是計算設備硬件中嵌入軟件作為其核心組件的應用。我們身邊現在已經被嵌入式系統包圍了,這些產品能為我們的生活帶來各種方便乃至奢華的功能,包括移動手持設備、洗衣機、微波爐、ATM機、空調等等。由于某些特定的應用要求,工程師必須以不同于其它設計類型的特定方法進行嵌入式設計。 發表于:12/25/2012 Adaboost算法的FPGA實現與性能分析 本文創新點在于采用了一種像素積分單元陣列結構,能夠對 Adaboost 算法中的Haar 特征進行并行處理。結合Virtex5 平臺豐富和特殊結構的邏輯資源,得到了理想的性能,甚 至已經能夠和高性能的PC平臺相提并論。從結果中可以看到,本系統只使用了部分資源。 通過在FPGA芯片內部例化更多的處理單元,還有進一步增大并行性以取得性能提升的空間。 發表于:12/25/2012 ?…243244245246247248249250251252…?