頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 【0元試用】免費申請Altera DE2開發板 Altera DE2 多媒體開發平臺,是學習數字邏輯、計算機組織和FPGA方面的一個理想工具。該板非常適合各大學課程在實驗室環境下的一系列設計項目和復雜尖端的數字系統的開發和應用。 發表于:8/13/2015 2015亞洲創新設計大賽─進化?專注完美 由 Altera 和友晶科技連續舉辦 11 年的『 亞洲創新設計大賽 』,不僅是亞太區最頂尖的 FPGA 設計競賽,更是理工學生視為最高榮譽的競技場。今年總獎項高達美金十萬元,參加大賽的隊伍將有機會獲得首獎獎金 $1,000 美元,以及價值高達 $8,000 美元,搭載 Altera 最新 Stratix V FPGA 的 DE5-Net 開發板 ,作品的技術文稿也將刊登於『 亞太FPGA應用工程期刊 』及全球線上資料庫,創造全球曝光的機會! 發表于:8/7/2015 西門子發布Sirius 3SK2用戶友好型安全繼電器 ?Sirius 3SK2最多可實現六項安全功能,能夠利用軟件進行參數配置 ?用戶友好型軟件界面,只需簡單的拖放操作即可創建復雜的安全應用 ?市場上最纖巧、可通過軟件配置參數的安全繼電器 發表于:8/7/2015 一種易于硬件實現的LZW算法的應用 實測表明,遙測系統傳輸的數據冗余度高達90%,這嚴重降低了遙測系統的工作性能,而目前還沒有針對遙測數據硬件壓縮系統而設定的數據無損壓縮的統一標準。為了實現遙測數據硬件系統的無損壓縮,通過適當增加字典的分配空間,優化LZW算法的查找方式,改進LZW算法的字典更新方法,調試出了一種易于硬件實現的LZW算法。最終,通過軟件仿真及實際測試,結果表明,遙測數據壓縮比達1.8:1以上,完成了設計的預期目標。 發表于:8/4/2015 基于優化DA算法濾波器的設計及其FPGA實現 由于傳統MAC方法在設計數字濾波器時頻繁使用乘法器,導致整個系統運行速率下降,而一般DA算法在設計高階濾波器時存在查找表規模過大以至于難以實現的問題。提出一種優化的DA算法來克服這一缺陷,為此設計了一個18階的線性相位結構的FIR低通濾波器,并用Verilog HDL語言在FPGA上實現,在第三方仿真平臺Modelsim工具上仿真。仿真結果與MATLAB計算的理論值進行對比,驗證了此優化算法的正確性。 發表于:8/4/2015 自適應壓縮感知的語音壓縮重構算法研究 根據傳統語音信號的處理過程和語音信號的特征,提出了利用自適應冗余字典KSVD算法、自適應觀測矩陣和SAMP重構算法的壓縮重構方法,通過仿真分析,并與普通壓縮感知對比平均幀重構信噪比、相對誤差,驗證了壓縮感知自適應算法的優越性。 發表于:8/3/2015 基于PCIe總線的多路實時傳輸系統設計 針對多路圖像數據的傳輸及處理帶寬需求,使用Virtex-6 FPGA設計實現了基于PCIe總線的多路實時傳輸系統。該系統主要包括仲裁控制多設備對DDR3的訪問,采用PCIe Bus Master DMA方式實現與PC之間的高速傳輸,以及對全雙工傳輸過程中存在的擁堵問題進行優化。實驗結果表明,該實時傳輸系統最高的傳輸速率可以達到單工寫1 632 MB/s,讀1 557 MB/s,全雙工寫1 478 MB/s,讀1 439 MB/s,并且性能穩定,完全滿足多路圖像采集后的高速傳輸處理需求。 發表于:8/2/2015 基于FPGA的高頻視覺刺激控制器的設計 研究穩態視覺誘發電位需要視覺刺激器生成高頻刺激信號。而傳統的刺激器在產生高頻圖像刺激時的準確性和同步性極差,并且使用不便、刺激模式單一。鑒于此,設計了一個高頻視覺刺激控制器,以FPGA為控制器并采用硬件描述語言Verilog HDL設計程序,實現圖像刺激的生成。實驗結果顯示,設計的視覺刺激控制器具備時間精度高、準確性高和同步性好的優點,能有效地生成高頻刺激信號。 發表于:8/1/2015 TI發布32位ADC實現同類產品中最佳性能和特性 并具備兩者兼具的設計 2015年7月28日,北京訊 日前,德州儀器 (TI) 推出了一對32位增量-累加模數轉換器 (ADC),這兩款器件將高分辨率、低噪聲和集成故障檢測組合在一起,這成功解決了過去在器件評估和選型時,所需的性能和特性無法兼得的問題。此外,ADS1262和ADS1263具備高集成度且傳感器即時可用,還免除了那些會增加系統成本、降低噪聲和漂移性能的外部組件。 發表于:7/29/2015 美高森美推出汽車等級SoC FPGA和FPGA器件 致力于在電源、安全、可靠和性能方面提供差異化半導體技術方案的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣布提供全新汽車等級現場可編程門陣列(FPGA)和系統級芯片(SoC) FPGA器件。基于閃存的下一代低功率 FPGA和ARM® Cortex®-M3使能SoC FPGA器件已經獲得AEC-Q100等級2認證,這是概述電子元器件標準以期確保最終系統可滿足汽車可靠性水平要求的行業標準規范。新的汽車等級合格 SmartFusion®2和 IGLOO®2 器件是提供對于汽車應用至關重要的先進安全性和高可靠性的業界唯一器件。 發表于:7/29/2015 ?…187188189190191192193194195196…?