利用 Xilinx 解決方案快速創建存儲器接口設計
Xilinx 通過經過硬件驗證的參考設計、簡單易用的軟件工具和完整的開發套件簡化了存儲器接口設計
2008-08-12
作者:Adrian Cosoroaba
?
Xilinx FPGA 提供可簡化接口設計" title="接口設計">接口設計的 I/O" title="I/O">I/O 模塊和邏輯資源。盡管如此,這些 I/O 模塊以及額外的邏輯仍需設計人員" title="設計人員">設計人員在源 RTL 代碼中配置、驗證、執行,并正確連接到系統的其余部分,然后仔細仿真并在硬件中進行驗證。
??????
本文介紹了存儲器接口" title="存儲器接口">存儲器接口設計的性能要求、設計難題以及 Xilinx 的解決方案,從使用 Spartan?-3 系列 FPGA 的低成本實現到使用 Virtex?-5 FPGA 的最高帶寬" title="最高帶寬">最高帶寬接口,無所不包。
?
本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。