頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于FPGA的空間存儲器糾錯系統的設計研究 BcH(31,16)編譯碼算法,可以糾正3位錯誤,用VerilogHDL可綜合語言描述以上的編碼糾錯過程,軟件仿真和硬件下載都證明了算法的正確性和可行性。整套試驗系統是模擬空間存儲器受到高能粒子的干擾而發生錯誤,這對于我們AMS實驗也是很關鍵的一步,現階段我們用到的防護措施是三倍冗余編碼糾錯,但它占用的硬件資源比較多,而本文中所研究的循環BCH碼能夠節省資源,糾錯效果也很明顯,所以它將會在AMS項目中得到實際的應用。 發表于:1/17/2011 一種多開關結構的固態功控系統的設計開發 一種多開關結構的固態功控系統的設計開發,1引言隨著電子技術和計算機技術的迅猛發展,國內開展先進飛機配電系統研究的技術手段已比國外八十年代好得多,對固態功控系統研究,就是基于目前飛機配電系統的發展應運而生的,目前市場上的均為單開關結構,最近 發表于:1/17/2011 基于FPGA的誤碼率測試儀的設計與實現 本文提出了一種基于FPGA的誤碼率測試儀的方案,使用一片Altera公司的Cyclone系列的FPGA(EP1C6-144T)及相關的外圍電路,實現誤碼測試功能,主控計算機可以通過FPGA內建的異步串行接口(UART)配置誤碼測試儀并讀取誤碼信息,由計算機完成誤碼分析。同時,該方案還提供了簡易的數據顯示,可以在脫離計算機的情況下,進行通信系統工作性能的定性分析。 發表于:1/17/2011 基于FPGA的DDS調頻信號的研究與實現 直接數字頻率合成器(DDS) 技術,具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低、可編程全數字化便于單片集成、有利于降低成本、提高可靠性并便于生產等優點。 發表于:1/17/2011 CDMA2000基帶信號發生器的FPGA+DSP實現 本設計的基帶信號發生器CDMA2000下行鏈路基帶模塊設計將移動通信中的各種關鍵技術融為一體,形成具有整體性的CDMA數字基帶處理技術。在CDMA2000基帶設計過程中融入了軟件無線電的思想,提出了無線信號發生源CDMA2000無線傳輸技術的基帶處理方案,設計出信號源數字基帶處理的軟硬件實施方案,實現時運用了FPGA+DSP這樣一種靈活的現代電子技術方案。 發表于:1/17/2011 基于FPGA的高精度相位測量儀的設計方案 本系統選用Altera公司的QuartusII4。1作為硬件開發平臺,并采用VHDL語言進行電路設計。在設計中按功能劃分模塊,方便了調試與修改,且易于升級。同時,系統設計中還較多采用了同步時序電路來實現各個進程模塊的功能,從而有效避免了電路毛刺現象。此外,在相位測量模塊中,相位差計數塊還帶有鎖存功能,從而有利于輸出的相位差值顯示穩定。 發表于:1/17/2011 利用FPGA新特性實現高可靠性汽車系統設計 目前,汽車中使用的復雜電子系統越來越多,而汽車系統的任何故障都會置乘客于險境,這就要求設計出具有“高度可靠性”的系統。同時,由于FPGA能夠集成和實現復雜的功能,因而系統設計人員往往傾向于在這些系統中采用 FPGA。不過,將FPGA用于汽車系統時需要關注兩個主要問題:確保用于FPGA初始化的配置代碼正確無誤;防止器件工作時SRAM的內容遭到損壞。只有這些問題得到徹底解決,FPGA才能成為高度可靠汽車系統的組成部分。 發表于:1/16/2011 FPGA在衛星數字電視碼流轉發器設計中的應用 作為數字電視前端設備中的衛星數字電視碼流轉發器,簡稱為碼流機,其主要功能就是接收頻率為950~2 150 MHz的國內外數字衛星節目信號進行QPSK解調,并轉換成ASI格式的MPEG-2傳輸流,輸出給TS流復用器、QAM調制器等前端設備處理后發射到數字電視終端用戶,即相當于有線電視臺轉播節目的信號源;同時他還輸出模擬視頻和音頻信號,供管理人員監控使用。本文主要討論如何把調諧器輸出的TS流轉換為ASI格式的MPEG-2傳輸流。 發表于:1/16/2011 使用新型 Virtex FPGA 開發小型軟件無線電平臺:SFF SDR 本文將討論組合 DSP/FPGA 架構和設計的趨勢及其在 SFF SDR 開發平臺中體現的方法。 本文還將介紹用混合設計流程設計的簡單的家用無線電服務FM 調制方法和較復雜的 GSM 調制方法。 發表于:1/15/2011 基于FPGA的微型數字存儲系統設計 針對航天測試系統的應用需求,提出一種基于FPGA的微型數字存儲系統設計方案。該系統是在傳統存儲測試系統的基礎上,利用可編程邏輯器件FPGA對傳統存儲測試系統進行單元電路的二次集成,使測試系統體積大幅減小,功耗急劇降低,從而提高系統的抗高過載性能,增加系統靈活性、通用性和可靠性。FPGA不僅完成控制存儲及大部分的相關數字邏輯單元電路,而且使得整個存儲系統更為簡單,布線也更容易。 發表于:1/15/2011 ?…433434435436437438439440441442…?