頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于感興趣區域的可變頻CCD實時處理系統 為滿足航空攝影測量需求,設計了基于感興趣區域的可變頻CCD實時處理系統。該系統主要由CCD控制模塊、數據實時處理模塊和顯示模塊組成。系統充分利用FPGA內部資源,改變了傳統FPGA配合微處理器的實現方式,相關算法和時序邏輯控制均在一片FPGA內實現并通過驗證,可廣泛適用于任何分辨率CCD的智能實時處理。 發表于:3/1/2012 基于EDA技術的數字系統設計 介紹了EDA(電子設計自動化)技術的發展過程和基本特征,然后以EDA技術作為開發手段,基于硬件描述語言VHDL,以可編程邏輯器件CPID為核心,實現了一個數字系統的設計。結果表明使用EDA技術進行數字系統設計可以大大地簡化硬件電路的結構,具有可靠性高,靈活性強等特點。 發表于:3/1/2012 典型MEMS工藝流程 本文結合北京大學微系統所的MEMS標準工藝,以一個MEMS中最主要的結構——梁為例介紹一下MEMS表面加工工藝的具體流程。 發表于:3/1/2012 基于Cyclone EP1C6和SPCE061A的LED大屏幕系統設計 本文提出了一種基于SPCE061A和Cyclone EP1C6的LED大屏幕解決方案。該設計方案無須外掛FLASH ROM和RAM,無須任何外部功能電路,所有功能均由一片EP1C6和一片SPCE061A實現,數據處理速度快、可靠性高。 發表于:2/29/2012 基于SOPC軟件無線電資源共享自適應結構 本文作者創新點是提出了基于新一代SOPC的軟件無線電資源共享自適應結構。采用Xilinx公司的FPGA開發環境ISE配合Modelsim進行了16-QAM和OFDM兩種調制方式的功能仿真和時序仿真,初步的結果顯示大于64個子載波的OFDM調制使用的資源以百倍數量級超過16-QAM調制使用的資源,證明采用資源共享自適應結構的軟件無線電能有效地降低整個系統的功耗和成本。隨著SOPC技術及軟件無線電理論的進一步發展,本文所提出的軟件無線電資源共享自適應結構有望成為軟件無線電及感知無線電的支柱技術之一。 發表于:2/29/2012 基于SoPC的PET瓶缺陷檢測系統 設計采用FPGA芯片EP2C35F6726C,利用SOPC技術設計實現一個能檢測PET瓶缺陷的系統。即針對PET瓶灌裝后高蓋、歪蓋等缺陷情況進行快速檢測判別,以確定并報警剔除不合格產品。系統主要由圖像采集模塊、FPGA圖像處理模塊、圖像顯示模塊和判別模塊四部分組成。 發表于:2/29/2012 基于DDS的高分辨率信號發生器的實現 信號源作為一種基本電子設備無論是在教學、科研還是在部隊技術保障中,都有著廣泛的使 用。信號源作為一種通用電子測試儀器是我軍進行高科技戰爭不可缺少的一種測試儀器。因此,從理論到工程對信號的發生進行深入研究,不論是從教學科研角度, 還是從部隊技術保障服務角度出發都有著積極的意義。 發表于:2/29/2012 Altera StratixIV 100G開發方案 Altera公司的StratixIV 40nmFPGA包括StratixIVE,StratixIVGX和StratixIVGT三個系列,具有最高的密度(680K邏輯單元(LE),22.4Mbits嵌入式存儲器和1,360個18x18乘法器),最佳的性能以及最低的功耗,系統帶寬(8.5Gbps的48個高速收發器,以及1,067Mbps(533MHz)DDR3存儲器接口)達到了前所未有的水平,并具有優異的信號完整性,非常適合無線通信,固網,軍事,廣播等其他最終市場中的高端數字應用。本文介紹了StratixIV 發表于:2/29/2012 實現基于ARM的嵌入式系統的SoC方法 本文討論用于實現基于ARM的嵌入式系統的Altera可編程芯片系統(SoC)方法。對于面臨產品及時面市、成本、性能、設計重用和產品長壽命等苛刻要求的嵌入式系統開發人員而言,單芯片方案是非常有價值的方法。 發表于:2/29/2012 基于層次型AdaBoost檢測算法的快速人臉檢測在FPGA上的實現 FPGA有著規整的內部邏輯陣列和豐富的連線資源,特別適合于數字信號處理,且有良好的并行性和可擴展性。因此,特別適用于人臉檢測中多個窗口并行處理以及弱特征的并行運算。 發表于:2/28/2012 ?…303304305306307308309310311312…?