頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于FPGA的高階QAM調制器的實現 多電平正交幅度調制MQAM(Multilevel QuadratureAmplitude Modulation)是一種振幅和相位相結合的高階調制方式,具有較高的頻帶利用率和較好的功率利用率。 發表于:3/9/2012 基于CPLD的卷積碼編解碼器的設計 本文闡述了卷積碼編解碼器的工作原理,利用CPLD器件,設計出了(2,1,6)卷積碼編解碼器。本文作者創新點是利用了EDA技術中的MAX+PLUS2作為開發工具,將設計的電路圖綜合成網表文件寫入其中,制成ASIC芯片,突出優點是可反復編程,集成度非常高,數據速率快,自頂向下設計,查找和修改錯誤方便,同時先仿真,正確后再下載測試并應用,因而具有較大的靈活性;根據本文提出的設計思路,可方便的設計其它卷積碼編解碼器,有廣闊的應用前景。 發表于:3/9/2012 用CPLD實現DSP與PLX9054之間的連接 CPLD為設計任務從最簡單的PAL綜合設計到先進的實時硬件現場升級提供了全套的解決方法。本文討論如何使用Xilinx公司的CPLD器件XC9500LV實現PLX9054的局部總線 (local bus)和DSP的HPI口之間的實時通信。采用這種設計可以以單字或DMA方式完成主機與DSP之間的高速數據傳輸,傳輸速率達到16Mb/s??梢詰糜趯崟r的圖形、圖像及動畫處理場合。 發表于:3/9/2012 基于FPGA的UPFC控制器IP設計 本文利用Altera公司的Quartus開發工具設計了一個基于Avalon總線接口的UPFC控制器IP核,以便于和NiosII組成一個完整的控制系統。 發表于:3/8/2012 具有多個電壓軌的FPGA和DSP電源設計實例 提出了多電壓軌FPGA和DSP應用的電源解決方案,討論了功率預算和排序選擇等在系統水平所關注的問題。本文將著重討論如何在各種類型的點到負載點(POL)直流/直流轉換器之間做出選擇,并討論如何設計這些轉換器才能滿足直流精度以及啟動和暫態要求 發表于:3/8/2012 基于FPGA的單片彩色LCD投影機設計 隨著家庭影院概念的普及,約來越多的消費者希望在家中享受大制作影片所帶來的強烈震撼。然而,昂貴的投影機卻讓很多家庭望而卻步。本文從實際應用出發,設計了一種基于FPGA的高光效單片彩色LCD投影方式 發表于:3/8/2012 基于FPGA的射頻讀卡器設計 采用現成的射頻(RF)元件和現場可編程門陣列(FPGA)設計出既實用又符合標準的射頻讀卡器。 發表于:3/8/2012 利用XPS工具快速生成Virtex FPGA的板支持包 本文將描述 Xilinx 提供的一種創新解決方案,它可以簡化 RTOS BSP 的創建和管理。我們選擇了 WindRiver VxWorks 流程來闡明這一概念,但其蘊含的技術是通用的,同樣適用于支持 Xilinx® 處理器的所有其他操作系統解決方案。 發表于:3/8/2012 用單片機實現SRAM工藝FPGA的加密應用 在現代電子系統設計中,由于可編程邏輯器件的卓越性能、靈活方便的可升級特性,而得到了廣泛的應用。由于大規模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對FPGA器件進行重配置,這就使得可以通過監視配置的位數據流,進行克隆設計。因此,在關鍵、核心設備中,必須采用加密技術保護設計者的知識產權。 發表于:3/8/2012 萊迪思推出升級版HDR-60攝像機開發套件 使用HELION的新的圖形用戶界面 萊迪思半導體公司(NASDAQ: LSCC)在2月28日至3月1日于德國紐倫堡舉辦的嵌入式世界展上,宣布發布升級版萊迪思HDR-60攝像機開發套件,新增加了Helion的圖形用戶界面(GUI)。 發表于:3/7/2012 ?…301302303304305306307308309310…?