頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 DVB-C解交織器的FPGA實現 本文分析了卷積交織和解交織的基本原理,然后采用Altera 的FPGA器件,用RAM分區循環移位法來實現解交織器。無論從理論上,還是從計算機仿真和綜合結果上來分析,都可以看出用這種方法來實現DVB-C解交織器能有效地節省硬件資源。 發表于:5/11/2012 MPEG-2信道解復用器的DSP+FPGA設計 在詳細介紹了MPEG-2標準以及MPEG-2傳送流語法規范的基礎上,給出了符合該標準的信道解復用器的各個模塊實現的原理及設計方案。 發表于:5/11/2012 PSoC的繼承開發環境與開發關鍵 PSoC微處理器是Cypress公司推出的一種現場可編程片上系統。片內備有通用模擬和數字模塊,用戶可根據開發需要,隨意調用模塊,實現混合信號陣列的動態配置。文中詳細闡述其與眾不同的集成開發環境、混合信號陣列的系統級集成方式、動態可重新配置功能,并以CY8C24223芯片在感煙火災探測器中的應用為倒,說明上述功能的優異性。 發表于:5/11/2012 Kaiman濾波算法在FPGA上的設計與實現 本文對FPGA技術和Kalman濾波算法進行結合研究,探索Kalman濾波算法在FPGA中的實現方式并進行性能驗證,以對基于FPGA的Kalman濾波算法的工程實現提供參考。 發表于:5/10/2012 汽車級PSoC CY3280-22x45:通用CapSense控制器開發方案 Cypress公司的CY3280-22x45汽車級PSoC可編程片上系統。包含多個可配置的模擬和數字邏輯模塊,以及可編程互連。PSoC采用功能強大的哈佛架構處理器,M8C處理器速度高達24MHz,8×8乘法器,32位累加器,可使用戶能夠根據每個應用的要求,來創建定制的外設配置,具有廣泛的應用。 發表于:5/10/2012 寬頻帶數字鎖相環的設計及基于FPGA的實現 數字鎖相環(DPLL)技術在數字通信、無線電電子學等眾多領域得到了極為廣泛的應用。與傳統的模擬電路實現的PLL相比,DPLL具有精度高、不受溫度和電壓影響、環路帶寬和中心頻率編程可調、易于構建高階鎖相環等優點。隨著集成電路技術的發展,不僅能夠制成頻率較高的單片集成鎖相環路,而且可以把整個系統集成到一個芯片上去。 發表于:5/9/2012 NiosII處理器軟件代碼優化方法 NiosII嵌入式系統的一個重要問題就是軟件代碼量的大小,這關系到存放代碼的存儲器件容量大小,因此控制和減小程序代碼量是降低系統成本的重要方法,必須首先從處理器的啟動順序開始研究。 發表于:5/8/2012 CY8C38 PSoC處理器開發方案 Cypress公司的PSoCCY8C38系列提供了一種新型的信號采集,信號處理和控制方法,并具有高精度,高帶寬和高靈活性等特點,具有高性能的單周期8051微處理器內核,是一個高性能的可配置數字系統,工作頻率介于DC至67MHz之間,在眾多消費、工業和醫學應用領域實現高度集成.本文介紹了CY8C38主要特性,簡化的框圖,可編程數字架構圖和模擬子系統框圖以及CY8CKIT-009PSoCCY8C38系列處理器模塊套件特性,電路圖,材料清單和PCB元件布局圖. 發表于:5/8/2012 基于NiosⅡ的數字示波器的設計與實現 本文介紹了一種基于SoPC的數字示波器設計,實際測試結果表明,系統完成了數字示波器的基本功能,各部分工作正常,各項指標達到設計要求。在設計過程中采用了FPGA芯片、嵌入式NiosⅡ處理器以及Verilog HDL語言,簡化了電路的設計,提高了靈活性,縮短了設計周期。 發表于:5/8/2012 洗衣機洗滌程序控制器內部控制模塊方案 洗衣機洗滌程序控制器內部控制模塊方案 發表于:5/7/2012 ?…286287288289290291292293294295…?