頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于System Generator的Rife算法的FPGA實現 在FPGA平臺上應用System Generator工具實現了高精度頻率估計Rife算法。不同于傳統的基于HDL代碼和IP核的設計方法,采用System Generator工具可以使復雜算法在FPGA中更快、更準確地實現。給出了Rife算法的描述和實現結構框圖,并在System Generator和ISE環境中進行了仿真,驗證了設計的正確性。 發表于:5/29/2014 基于FPGA的電泳式電子紙驅動芯片設計 為了克服專用驅動芯片成本居高不下及軟件驅動方式占用大量處理器資源的缺點,在分析主流的電泳式電子紙驅動設計方法的基礎上,針對電泳式電子紙的顯示特性及接口規范,提出了基于FPGA及IP軟核整合的通用驅動解決方案,開發出可以適應多種主控接口及多種電泳式電子紙接口的驅動芯片,并利用VerilogHDL編程以硬邏輯部署方式實現了波形表的設計。仿真及實驗結果驗證了設計的正確性,驅動芯片性能優異,成本低,兼容性好。 發表于:5/29/2014 Altera為下一代非易失FPGA提供早期使用軟件 Altera公司(Nasdaq: ALTR)今天宣布,為Altera最新的10代FPGA和SoC系列產品之一——MAX® 10 FPGA,提供Quartus® II beta軟件和早期使用文檔?;赥SMC的55 nm嵌入式閃存工藝技術,MAX 10 FPGA在小外形封裝、低成本和瞬時接通可編程邏輯器件中采用了先進的工藝,是革命性的非易失FPGA。提供軟件支持和產品文檔,客戶可以馬上開始他們的MAX 10 FPGA設計。 發表于:5/28/2014 京微雅格國內首款低功耗FPGA芯片CME-HR(黃河)系列亮相! 經過多年的技術積累,京微雅格適時推出了黃河系列CAP(可編程應用平臺)HR系列,以迎合低功耗,小封裝及靈活的應用場景需求。目前京微雅格HR系列芯片已經能夠提供EVB,預計今年第三季度大規模量產。 發表于:5/23/2014 以太網超聲探傷數據處理電路設計 隨著超聲探傷技術的發展,探傷數據處理的高速化和網絡化已成為一種趨勢。介紹了一種超聲探傷回波信號處理的方法,采用Altera公司的Cyclone IV系列FPGA與以太網硬件協議棧芯片W5300,并結合高速數據壓縮器,設計了一種基于以太網的多通道高速數據處理電路。給出了數據壓縮器的設計原理及網絡數據傳輸模塊的設計方法,闡明了系統各模塊的工作方式,并給出測試結果,實現了一種高速、高穩定性的數據處理電路。 發表于:5/21/2014 Android終端及FPGA控制的智能家居系統 針對智能家居的應用需要和智能手機的日益普及,設計并實現了一個以Android手機作為遙控終端及FPGA為主控中心的智能家居系統,該系統利用藍牙進行通信,應用多種傳感器,實現視頻監控、學習型紅外遙控、溫濕度采集、振動檢測以及GSM遠程報警等功能,從而滿足用戶的需求并達到一種智能控制的效果。該系統使用方便、操作簡單、易于擴展。 發表于:5/16/2014 東芝將改建日本四日市第2晶圓廠,以向3D NAND技術過渡 東芝公司(Toshiba Corporation, TOKYO:6502)今天宣布,該公司將拆除四日市業務部(Yokkaichi Operations)生產基地的2號半導體生產廠(Fab 2),并在同一地點新建晶圓廠。Fab 2是該公司位于日本三重縣的NAND閃存制造廠。為共同投資新廠房,東芝還與閃迪公司(SanDisk, NASDAQ: SNDK)簽署了一份不具約束力的諒解備忘錄。新建晶圓廠的主要目的旨在提供生產空間,以便將現有的東芝和閃迪2D NAND產能從2016年開始向3D NAND進行轉化。 發表于:5/16/2014 Xilinx首批Virtex UltraScale FPGA發貨 將業界唯一20nm高端產品系列單芯片應用擴至500G All Programmable 技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布首批Virtex® UltraScale? VU095 All Programmable FPGA已經開始向客戶發貨,并將業界唯一20nm高端產品系列擴展至單芯片400G和500G應用。 發表于:5/14/2014 基于FPGA的數字秒表設計與實現 在Quartus II軟件平臺的基礎上,基于VHDL語言及圖形輸入,采用FPGA設計了一款數字秒表,同時,給出了數字秒表系統設計方案及各個功能模塊的設計原理。通過對系統進行編譯、仿真,并下載到Cyclone系列EP2C5Q208C8器件中進行測試,結果表明,本設計能實現計時顯示、啟停、復位及計時溢出報警功能。 發表于:5/9/2014 Altera客戶樹立業界里程碑——采用Stratix 10 FPGA和SoC,內核性能提高了兩倍 Altera公司(Nasdaq: ALTR)今天宣布,與前一代高性能可編程器件相比,Stratix® 10 FPGA和SoC客戶設計的內核性能成功提高了兩倍。Altera與幾家早期試用客戶在多個市場領域密切合作,使用Stratix 10性能評估工具測試了他們的下一代設計??蛻羲w會到的FPGA內核性能突破源自Intel 14 nm三柵極工藝技術以及革命性的Stratix 10 HyperFlex?體系結構。 發表于:5/7/2014 ?…207208209210211212213214215216…?