頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 從CME-M7華山系列看京微雅格的FPGA風水學 京微雅格把自己具有里程碑意義的、融合了ARM Cortex-M3的CME-M7 FPGA系列以中國的“華山”來命名,其中的學問記者是這么理解的:中國的名山很多,其中華山以險著名,難道京微雅格這次要“鋌而走險”嗎?京微雅格產品營銷副總裁劉偉說:“雖然說自古華山一條路,但是也是無限風光在險峰。” 發表于:6/25/2014 Altera與Cavium合作,為網絡應用提供經過預驗證的數據包分類解決方案 Altera公司(NASDAQ: ALTR)今天宣布,其Interlaken旁視知識產權(IP)內核通過了測試,與Cavium的NEURON Search?處理器兼容。 發表于:6/25/2014 基于FPGA的多路無線信道監聽系統設計 為了滿足工業無線標準中跳頻技術開發和測試的要求,選用16片TI高性能無線收發芯片CC2530監聽2.4 GHz全部信道,以FPGA為邏輯控制核心完成16路數據的接收和緩存,結合USB2.0傳輸控制芯片FT2232H將數據高速傳輸至上位機,上位機采用C#語言開發,完成了信道設置、數據解析和顯示功能。測試結果表明,基于FPGA的多路無線信道監聽系統具有良好的實時性和可靠性,能夠滿足工業無線標準開發和測試的要求。 發表于:6/25/2014 Xilinx攜手Pico Computing宣布推出業界首款 15Gb/s 混合內存立方體(HMC)接口 All Programmable 技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))和同為混合內存立方體聯盟(HMCC)成員的Pico Computing公司,今天共同宣布攜手推出業界首款針對All Programmable UltraScale?器件的15Gb/s混合內存立方體(HMC)接口。賽靈思UltraScale?器件可支持由64個收發器組成的四信道HMC帶寬,且運行速率高達15Gb/s。 發表于:6/24/2014 京微雅格2014年巡回研討會6月底登場 京微雅格(北京)科技有限公司今日宣布推出其集成了ARM Cortex-M3硬核的高性能SoC FPGA—CME-M7(華山),并將于6月下旬至7月下旬先后在成都、上海、北京、沈陽、南京、杭州、廣州和深圳8個城市進行巡回技術研討會!參會者在活動當日憑名片即有機會抽取iPad mini、小米無線路由器或可穿戴智能腕表、小米充電寶等大獎。本巡回研討會完全免費,請即刻報名。 發表于:6/20/2014 雙鏈路DVI在航電顯控系統中的應用研究 飛機座艙顯示系統是航空電子系統的重要組成部分,以DVI為代表的高清信號越來越多地應用在航電顯控系統中。與傳統的符合DVI1.0標準的單鏈路DVI信號相比,雙鏈路DVI信號傳輸頻寬是其2倍,可以呈現出超大分辨率的視頻影像,最高顯示可達2 560×1 600@60 Hz。提出一種基于FPGA的雙鏈路DVI信號設計,可以實現將兩路單鏈路DVI信號轉換成一路超大分辨率的雙鏈路DVI信號進行傳輸。 發表于:6/20/2014 京微雅格發布國內最高性能FPGA CME-M7(華山)系列 京微雅格(北京)科技有限公司(以下簡稱“京微雅格”)今日宣布推出基于CAP(Configurable Application Platform,可配置應用平臺)構架的高集成化CME-M7現場可編程門陣列(FPGA)系列產品。CME-M7在日益成熟的CAP架構上首次整合了ARM Cortex-M3內核,輔以片上存儲器,AD轉換器,DSP 及大容量可編程邏輯,以單芯片的形式解決客戶可編程芯片與嵌入式處理器之間無縫連接問題,實現了高性價比的創新。 發表于:6/19/2014 Altera可編程邏輯成為軟件定義數據中心的關鍵DNA Altera公司(NASDAQ: ALTR)今天宣布,其FPGA成為軟件定義數據中心(SSDC)開發的核心組成,Altera與微軟研究院以及必應合作,加速網絡搜索引擎部分的開發。Altera的現場可編程邏輯陣列(FPGA)加速了大量數據在服務器上的處理過程,幫助解決大數據難題,滿足了巨大的分布式工作負載需求。 發表于:6/19/2014 基于FPGA的傳感器信號的采集與存儲模塊設計 為了實現飛行器在飛行試驗狀態下對空間噪聲信號的記錄,設計了一個基于FPGA的超聲數據采集與存儲模塊。該模塊以FPGA芯片XC3S400作為主控制器,使用THS1408芯片作為模/數轉換器,將采集到的模擬信號轉換為數字信號并進行存儲。在超聲數據采集模塊FPGA軟件方案中,對軟件的功能、實現框圖以及軟件流程做了相應的介紹。Flash芯片采用交替雙平面頁編程方式,提高了數據的寫入速度。通過試驗驗證了該采集與存儲模塊功能的有效性。 發表于:6/18/2014 運載火箭地面測試設備多路脈沖校準裝置設計 在當前快速測試的背景下,為解決運載火箭地面測試設備校準周期長、工作效率和數據可靠性低的問題,設計了一種地面測試設備校準裝置。校準裝置結合電磁兼容(EMC)設計原則,采用狀態機的模塊設計方法設計FPGA內部邏輯門,控制實現64路脈沖信號輸出,經通用接口和總線對運載火箭地面測試設備進行校準。輸出信號具有精度高、可靠性強的特點,縮短校準裝置校準周期并提高了其通用性,增加了地面測試設備測試數據可靠性。 發表于:6/18/2014 ?…205206207208209210211212213214…?