頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 FPGA與通用處理器同步數據傳輸接口的設計 針對FPGA與通用處理器之間數據通信的方式,提出了基于包含SDRAM控制器的通用處理器與FPGA實現同步數據傳輸的方法。該方法通過在FPGA內部構建同步輸入/輸出接口STI(Synchronous Transmission Interface),將FPGA模擬為包含SDRAM控制器的通用處理器的外接SDRAM存儲器,從而實現FPGA與通用處理器之間的同步數據傳輸。經理論分析和實際電路驗證表明,對于FPGA與通用處理器之間的數據通信,在不增加任何硬件成本的前提下,采用該方法較傳統異步傳輸方法傳輸速率得到顯著的提升。 發表于:2/4/2015 從零開始走進FPGA——邊沿檢測技術 也許,沒有那么一本教科書,會說到這個重要的思想;也許,學了很久的你,有可能不知道這個重要的思想吧。很慚愧,我也是在當年學了1年后才領悟到這個思想的。 發表于:2/4/2015 FPGA難學的幾大原因 FPGA為什么是可以編程的?恐怕很多菜鳥不知道,他們也不想知道。因為他們覺得這是無關緊要的。 發表于:2/4/2015 強化連結技術IP實力 萊迪思收購晶鐌 萊迪思半導體(Lattice Semiconductor)正式將晶鐌(Silicon Image)收編麾下。萊迪思半導體宣布和Silicon Image簽署最終收購協議;將以每股7.3美元的價格收購Silicon Image,換算總值相當于以現金6億美元完成這宗購并案。 發表于:1/30/2015 Xilinx宣布400萬邏輯單元元件出貨 美商賽靈思(Xilinx)宣布400萬邏輯單元元件出貨,可提供等同于5,000萬以上ASIC邏輯閘,元件容量更比競爭產品高出4倍。首批出貨的Virtex UltraScale VU440 FPGA是新一代ASIC及復雜的SOC原型設計與模擬仿真的好選擇。除了具備等同于5,000萬的ASIC邏輯閘及高I/O腳數,Virtex UltraScale VU440 FPGA更運用了UltraScale架構的類ASIC時脈、新一代布線技術及各種邏輯模塊強化功能,提供元件使用率,適用于ASIC原型設計和大型模擬仿真。 發表于:1/26/2015 賽迪預測2015年中國集成電路產業發展十大趨勢 1月20日,“2015中國電子信息產業年會——趨勢前瞻與政策解讀”在京成功舉辦。本屆年會由工業和信息化部賽迪研究院主辦,賽迪智庫、賽迪顧問、中國電子報社承辦。 發表于:1/21/2015 業界認為很難判定臺積電輸在泄密 今《天下雜志》報導,由于內部取得“臺積電控告梁孟松損害營業祕密的二審判決書,從中發現,梁孟松對三星的“貢獻”之大,以及對臺積電傷害之大,遠超過之前外界所知。”不過,臺積電今表示,二審判決雖勝訴,且法院已限制梁孟松在今年底前不得至三星任職,但梁孟松一直在韓國,且臺韓并無引渡條約,對他是否在三星持續任職拿他沒辦法。 發表于:1/21/2015 Xilinx宣布業界最大容量半導體器件開始發貨 率先發貨的Virtex UltraScale VU440 FPGA,擁有提供超過5000萬個ASIC等效門及高出競爭產品4倍的容量,是新一代 ASIC和復雜 SOC原型設計及仿真應用的理想選擇 發表于:1/20/2015 Xilinx SDAccel開發環境通過Khronos OpenCL標準測試 All Programmable 技術和器件的全球領先企業賽靈思公司 (NASDAQ: XLNX) 今日宣布,其面向 OpenCL?、C 和 C++ 的 SDAccel? 開發環境現已順利通過 Khronos OpenCL 1.0標準一致性測試。 發表于:1/16/2015 聯電力拼28納米產能擴增 14納米擬Q2試產 晶圓代工廠臺聯電2015年將擴大28nm產 能,以及加快14nm進入量產階段。臺聯電28nm布局于去年底獲得重大突破,制程良率沖高至9成后,公司旋即積極展開產能擴充,預計今年中月產能將可達 2萬片,毛利率達平均水準,下半年28nm占營收比重可望突破一成。聯電去年第四季28nm投片量大幅成長,包括聯發科、高通等五家客戶晶片已進入量產, 使其28nm占去年第四季營收比重達5%。 發表于:1/16/2015 ?…198199200201202203204205206207…?