《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 業界動態 > Core_1553_8051_SFR Verilog設計文件

Core_1553_8051_SFR Verilog設計文件

2008-08-13
作者:Actel
關鍵詞: present_st B0 CPUWAITn reg sfr4

// SFR_FSM.v
module SFR_FSM (clk, Resetn, sfr4" title="sfr4">sfr4, sfr7, CPUDOUT, CPUWAITn" title="CPUWAITn">CPUWAITn, latch_RD, CPUWRn,
??????????????? CPURDn , CPUMEM);

input clk;
input [2:0] sfr4; // SFR4 Control Reg" title="Reg">Register bit 2 to 0.
input CPUWAITn; //input from Core1553
input Resetn; //global power on reset
input [15:0] CPUDOUT; // Read data input from Core1553B
output [7:0] sfr7; // SFR7 Status Regsiter
output [1:0] CPUWRn; //Output to Core1553
output CPURDn; //Output to Core1553
output [15:0] latch_RD; //read data output to Core8051
output CPUMEM; //Output to Core1553

parameter idle = 2'b0" title="b0">b00, write = 2'b01, read = 2'b10;

reg CPURDn_int, CPUMEM;
reg [1:0] CPUWRn;
reg [7:0] sfr7;
reg [15:0] latch_RD;

reg [1:0] present_st" title="present_st">present_st, next_st;

//FSM state transition
always @ (posedge clk or negedge Resetn)
begin
if (Resetn == 1'b0)
? present_st <= idle;
else
? present_st <= next_st;?
end

//FSM state definition狀態機
always @ (present_st, sfr4, CPUWAITn)
begin
case (present_st)
?? idle: case (sfr4)
???????? 3'b000: next_st<= idle;
???????? 3'b011: next_st<= write;
???????? 3'b101: next_st<= read;
???????? default: next_st<= idle;
???????? endcase
?? write: case (CPUWAITn)
????????? 1'b0: next_st<= write;
????????? 1'b1: next_st<= idle;
????????? endcase
?? read: case (CPUWAITn)
???????? 1'b0: next_st<= read;
???????? 1'b1: next_st<= idle;
???????? endcase
?
?? default: next_st <= idle;
endcase
end

//Output definition 輸出定義
always @ (present_st)
begin
case (present_st)
idle: begin
????? sfr7 <= 8'b0;
????? CPUWRn <= 2'b11;
????? CPURDn_int <= 1'b1;
????? CPUMEM <= 1'b0;
?? end
write: begin
?????????? sfr7 <= 8'b00000001;
?????????? CPUWRn <= 2'b00;
?????????? CPURDn_int <= 1'b1;
?????????? CPUMEM <= 1'b1;
???? end
read:? begin
?????????? sfr7 <= 8'b00000001;
?????????? CPUWRn <= 2'b11;
?????????? CPURDn_int <= 1'b0;
?????????? CPUMEM <= 1'b1;
???? end
default: begin
????? sfr7 <= 8'b00000000;
????? CPUWRn <= 2'b11;
????? CPURDn_int <= 1'b1;
????? CPUMEM <= 1'b0;
?? end
endcase
end

//Latching the read data from Core1553 to Core8051
always @ (posedge clk)posedge CPURDn_int)
begin
if (CPURD_int == 1'b0)
?? latch_RD <= CPUDOUT;
end

assign CPURDn = CPURDn_int;

endmodule

更多請訪問

http://www.actel.com/techdocs/appnotes/proasic3.aspx

?

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 亚洲综合色网站| 国产区图片区小说区亚洲区| 中国又粗又大又爽的毛片| 欧美乱子伦一区二区三区| 公和我做好爽添厨房| 香蕉伊思人在线精品| 国产精品日本一区二区在线看| 一二三四视频社区在线| 日本口工h全彩漫画大全| 亚洲伦理一区二区| 特黄熟妇丰满人妻无码| 国产50部艳色禁片无码| 免费在线观看h| 在现免费看的www视频的软件| 中国男同videos| 日韩免费观看一级毛片看看| 亚洲成年人电影在线观看| 粉嫩虎白女m3n8视频| 国产一区二区三区夜色| 狠狠色综合一区二区| 国产经典三级在线| japanese色国产在线看免费| 插插无码视频大全不卡网站| 久久香蕉国产线看观看99 | 在线中文字幕播放| 上司撕下内裤后强行进| 日本欧美特黄特色大片| 亚洲av一本岛在线播放| 欧美日本高清在线不卡区| 亲密爱人之无限诱惑| 精品一区二区在线观看1080p| 国产hs免费高清在线观看| 香蕉视频一区二区三区| 国产特级毛片aaaaaa高清| 8av国产精品爽爽ⅴa在线观看| 天天干天天插天天射| 一级做a爱一区| 手机福利视频一区二区| 久久久男人天堂| 日韩在线观看完整版电影| 亚洲av永久中文无码精品综合 |