《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > 多態性PCIE橋擴展芯片的設計和硅后驗證
多態性PCIE橋擴展芯片的設計和硅后驗證
2023年電子技術應用第2期
鄧佳偉,王琪,張梅娟,張明月,楊楚瑋
中國電子科技集團公司第五十八研究所, 江蘇 無錫 214060
摘要: 作為主流的總線協議,PCIE(Peripheral Component Interconnect Express)總線的應用場景越來越豐富,連接的外圍設備也越來越多。而無論桌面還是嵌入式的通用處理器上,PCIE控制器數量有限,同時很多PCIE橋芯片的功能也很局限。為此設計出一款具備多態性的PCIE擴展橋芯片來擴展處理器PCIE處理能力。該芯片的多通路、高通量、多態性的屬性有效彌補了傳統處理器PCIE能力不足的缺點。方案通過硅后驗證方法,確定了芯片的可行性和穩定性,方案也為后續具備更多通路和屬性的PCIE擴展芯片提供了設計思路。
中圖分類號:TN401
文獻標志碼:A
DOI: 10.16157/j.issn.0258-7998.223026
中文引用格式: 鄧佳偉,王琪,張梅娟,等. 多態性PCIE橋擴展芯片的設計和硅后驗證[J]. 電子技術應用,2023,49(2):20-25.
英文引用格式: Deng Jiawei,Wang Qi,Zhang Meijuan,et al. Design and post-silicon verification of polymorphic PCIE bridge expansion chip[J]. Application of Electronic Technique,2023,49(2):20-25.
Design and post-silicon verification of polymorphic PCIE bridge expansion chip
Deng Jiawei,Wang Qi,Zhang Meijuan,Zhang Mingyue,Yang Chuwei
The No.58 Research Institute of China Electronics Technology Group Corporation, Wuxi 214060, China
Abstract: As a mainstream bus protocol, the application scenarios of PCIE(Peripheral Component Interconnect Express) bus are more and more abundant, and the peripheral devices connected on the bus are also increasing. On both desktop and embedded general-purpose processors, the number of PCIE controllers is limited, and the functions of many PCIE bridge chips are also very limited. A polymorphic PCIE expansion bridge chip is designed to extend the processor's processing capability. The chip's multi-channel, high-throughput, polymorphic attributes effectively make up for the shortcomings of the traditional PCIE processor. The scheme determines the feasibility and the stability of the chip through the post-silicon verification method, and also provides a designed idea suitable for the follow-up PCIE extended chip.
Key words : PCIE bridge;functional verification;polymorphism;chip;chip design

0 引言

    PCIE是一種高速串行計算機擴展總線標準,由Intel在2001年提出,旨在替換老舊的PCI、PCI-X的總線標準。

    PCIE屬于高速串行點對點雙通道高帶寬傳輸,所連接的設備分配獨享通道帶寬,不貢獻總線帶寬,主要支持主動電源管理、錯誤報告、端對端的可靠性傳輸、熱插拔等功能。PCIE有多種規格,從PCIE x1到x32。

    芯片流片完成后,硅后系統測試開始,驗證人員依照系統集成的順序從底層單元開始測試。驗證前,需將芯片測試開發板結合起來,或將芯片驅動程序編程到開發系統。隨后和設計人員和驗證人員溝通。一旦驗證出現問題,需要驗證人員評判缺陷情況,從軟件層面給出是否有可行補救方案。如果芯片存在最終無法避免的缺陷,該缺陷嚴重影響芯片功能,就需要在下個芯片周期中去修復該問題[1]。

    多態性指的是多種表現形態,指同一事物通過不同的執行方式實現了不同內容的行為。換言之,同一個芯片通過不同的執行流程,最后形成了不同的芯片功能。




本文詳細內容請下載:http://m.xxav2194.com/resource/share/2000005163。




作者信息:

鄧佳偉,王琪,張梅娟,張明月,楊楚瑋

(中國電子科技集團公司第五十八研究所, 江蘇 無錫 214060)




wd.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 欧美色图23p| 青青青亚洲精品国产| 巨胸喷奶水视频www免费视频| 亚洲一区二区三区在线观看蜜桃| videsgratis欧美另类| 榴莲下载app下载网站ios| 免费又黄又爽1000禁片| 香蕉视频免费在线播放| 性xxxxx护士第一次| 亚洲AV福利天堂一区二区三| 狠狠色狠狠色综合伊人| 国产一级做a爰片在线| 在线视频你懂的国产福利 | 有色视频在线观看免费高清在线直播 | 欧美人与动欧交视频| 免费人成年激情视频在线观看| 阿v网站在线观看| 国产精品刺激好大好爽视频| jlzz大全高潮多水老师| 无码av大香线蕉伊人久久| 人妖互交videossex| 色综合视频一区二区三区| 国产精品亚洲片在线| 久99久无码精品视频免费播放| 欧美性xxxxx极品| 伊人久久大香线蕉综合网站| 亚洲欧美18v中文字幕高清| 天天爽夜夜爽每晚高澡| 亚欧洲精品在线视频免费观看| 色九月亚洲综合网| 国产熟女一区二区三区五月婷| 中文字幕+乱码+中文乱码| 欧美日韩国产亚洲人成| 免费看男人j放进女人j色多多| 色釉釉www网址| 国产最爽的乱淫视频国语对| 91精品综合久久久久久五月天 | 放荡白丝袜麻麻| 久久天天躁狠狠躁夜夜网站 | 久萆下载app下载入口| 精品少妇人妻AV一区二区三区|