《電子技術應用》
您所在的位置:首頁 > 其他 > 設計應用 > ZYNQ在SoC IP驗證方案的設計與實現
ZYNQ在SoC IP驗證方案的設計與實現
2022年電子技術應用第10期
陶青平,尚國慶,朱 清
中國電子科技集團公司第五十八研究所,江蘇 無錫214035
摘要: 隨著SoC芯片設計的流行,各種各樣的IP設計需求也日益增加,如何快速而又正確地驗證這些IP功能的正確性考驗著IC設計工程師和驗證工程師們。針對這些需求,提出一種基于ZYNQ的SoC IP驗證方案設計與實現。從傳統的一些驗證手段出發,列出在驗證方面所遇到的問題,分別闡述了驗證方案的總體框架,ZYNQ平臺的硬件資源、軟件優勢,以及如何對所要驗證的IP進行封裝,集成到ZYNQ系統中,并利用SDK編寫軟件代碼對所測試的IP進行測試,最后通過rdc IP的驗證實例來說明此方案的可行性與優越性。
關鍵詞: SOC Zynq RDC IP驗證
中圖分類號: TP391
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.212423
中文引用格式: 陶青平,尚國慶,朱清. ZYNQ在SoC IP驗證方案的設計與實現[J].電子技術應用,2022,48(10):83-86.
英文引用格式: Tao Qingping,Shang Guoqing,Zhu Qing. Design and implementation for SoC IP unit test based on ZYNQ[J]. Application of Electronic Technique,2022,48(10):83-86.
Design and implementation for SoC IP unit test based on ZYNQ
Tao Qingping,Shang Guoqing,Zhu Qing
China Electronics Technology Group Corporation No.58 Research Institute,Wuxi 214035,China
Abstract: With the populrity of SoC chip design,the demand for various IP designs is also increasing. How to quickly and correctly verify the correctness of these IP functions tests IC design engineers and verification engineers.To meet these requirements,this paper proposes a deign and implementation of SoC IP unit test based on ZYNQ. Staring from some traditional verification methods,the paper lists the problems encountered in the verification scheme,and describes the overall framework of the scheme,hardware resources and software advantages of ZYNQ,and how to package the IP to be verified and interated into ZYNQ system,respectively,and writes software code to test IP using SDK. Finally,an example of rdc IP is given to illustrate the feasibillty and superiorty of this scheme.
Key words : SoC;ZYNQ;rdc;IP test

0 引言

    SoC是一種集成化芯片,相比于傳統的芯片,SoC芯片有著很多的優勢,它擁有可靠性高、體積小、功耗低、集成度高等特點[1]。現在很多智能設備中都有它的身影,如手機處理器芯片華為的麒麟9000、高通的驍龍888等,甚至一些定制化特殊需求的芯片也都采用SoC技術。SoC的硬件通常基于IP模式設計[2],所以SoC的流行同時也催生了各種各樣的IP設計,尤其帶有標準總線協議的IP,可方便地嵌入到SoC芯片中。在SoC設計中,片上總線的概念[3]相當重要,目前比較常見的幾種總線有:AXI總線[4-5],目前應用最廣泛的、高性能的片上總線;AHB總線,目前應用最為廣泛的高性能低功耗總線,ARM的Cortex-M系列大多采用這種總線;APB總線,主要應用于低帶寬周邊外設之間,如UART、SPI等。

    眾所周知,既然SoC的設計離不開IP的支持,在這些IP在未集成到SoC之前,需要對其進行驗證仿真。尤其那些帶有總線接口的IP,驗證者除了要了解這個IP的功能,還必須對各種總線協議比較熟悉,這無疑增加了驗證的困難。傳統的方案是MCU+FPGA實現方案,或者類似FPGA原型驗證的架構[6]。不僅要求在設計硬件上有很高的要求,如MCU與FPGA之間的通信,尤其是并行通信方式[7],而且有可能會要求驗證者將一些總線協議進行轉換,如XINTF轉成APB總線協議、EMIF接口轉成APB總線協議等,這就對驗證者的技術提出了更高的要求。原型驗證架構方式還需要搭載一個核的實現,不夠便捷。通過上述分析,發現一般傳統的方案對硬件和軟件的設計能力要求都比較高,而且任何一方有問題的話,調試起來也比較費時費力,甚至有可能導致硬件重做,耽誤項目進度。




本文詳細內容請下載:http://m.xxav2194.com/resource/share/2000004964




作者信息:

陶青平,尚國慶,朱  清

(中國電子科技集團公司第五十八研究所,江蘇 無錫214035)




wd.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 亚洲一区二区三区高清视频| 又爽又黄又无遮挡的视频| sss在线观看免费高清| 日韩成人精品日本亚洲| 人人狠狠综合久久亚洲| 色欲久久久天天天综合网精品 | 精品久久久久久久99热| 国产成人av一区二区三区在线观看| 9久久免费国产精品特黄| 无码a级毛片日韩精品| 亚洲国产成人精品无码区在线网站 | 久久97久久97精品免视看| 欧美国产亚洲精品高清不卡| 免费高清理伦片在线观看| 青青热久久久久综合精品| 国产精品第八页| 一级特黄录像视频免费| 日韩一区二区三区电影在线观看| 亚洲欧洲在线播放| 福利在线一区二区| 国产主播在线看| 日本阿v精品视频在线观看| 在线观看国产剧情麻豆精品| 中文字幕一精品亚洲无线一区 | 91欧美在线视频| 小蝌蚪影院在线观看| 久久久久综合一本久道| 欧美xxxx做受欧美| 亚洲精品电影网| 精品久久国产字幕高潮| 国产一级黄色电影| 国产成人精品日本亚洲专区6| 国产综合激情在线亚洲第一页| v电影v亚洲v欧美v国产| 成年女人免费播放影院| 久久天天躁狠狠躁夜夜av| 欧美va天堂在线电影| 亚洲狠狠色丁香婷婷综合| 看全色黄大色大片免费久久| 四虎成人免费网址在线| 韩国精品一区视频在线播放|