《電子技術應用》
您所在的位置:首頁 > 其他 > 設計應用 > DC-60 GHz硅基垂直互聯(lián)結構仿真設計
DC-60 GHz硅基垂直互聯(lián)結構仿真設計
2022年電子技術應用第1期
游月娟,劉德喜,劉亞威,史 磊
北京遙測技術研究所,北京100094
摘要: 設計了一種基于多層硅轉接板堆疊的垂直互聯(lián)結構,對DC-60 GHz頻段內不考慮和考慮硅表面SiO2層的兩種層間結構的垂直互聯(lián)仿真結果進行對比,證明了硅表面SiO2層存在會對諧振頻率及阻抗等射頻性能產生影響;對后者垂直互聯(lián)結構進行參數優(yōu)化,射頻傳輸性能較好,頻率40 GHz以下時回波損耗S11小于-30 dB,60 GHz以下整體S11小于-15 dB,插入損耗S12在50 GHz以下大于-0.32 dB;研究了硅表面SiO2絕緣層厚度變化對射頻信號傳輸性能的影響,結果表明適當增加其厚度有助于垂直互聯(lián)結構性能優(yōu)化。
中圖分類號: TN710
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.211907
中文引用格式: 游月娟,劉德喜,劉亞威,等. DC-60 GHz硅基垂直互聯(lián)結構仿真設計[J].電子技術應用,2022,48(1):142-145,151.
英文引用格式: You Yuejuan,Liu Dexi,Liu Yawei,et al. Design of DC-60 GHz silicon based vertical interconnection structure[J]. Application of Electronic Technique,2022,48(1):142-145,151.
Design of DC-60 GHz silicon based vertical interconnection structure
You Yuejuan,Liu Dexi,Liu Yawei,Shi Lei
Beijing Institute of Telemetry Technology,Beijing 100094,China
Abstract: A vertical interconnection structure based on a stack of multi-layer silicon interposer boards is designed. The simulation results of the vertical interconnection structure of the two interlayer structure not considering and considering the SiO2 layer on the silicon surface were compared in the DC-60 GHz frequency band. The existence of the SiO2 layer has an impact on the radio frequency performance such as resonant frequency and impedance. The parameters of the latter vertical interconnection structure are optimized, its RF transmission performance is good, and the return loss S11 is less than -30 dB when the frequency is below 40 GHz, the overall S11 is less than -15 dB below 60 GHz, and the insertion loss S12 is greater than -0.32 dB below 50 GHz. This paper simulates and analyzes the influence of the thickness of SiO2 insulation layer on the silicon surface on the transmission performance of the radio frequency signal. The results show that appropriately increasing thickness of SiO2 insulation layer can help optimize the performance of the vertical interconnection structure.
Key words : 3D integration;stack of multi-layer silicon interposer;vertical interconnection structure;transmission performance

0 引言

    隨著電子信息技術及先進封裝技術的不斷發(fā)展,系統(tǒng)級封裝技術因微型化和高集成化的優(yōu)勢使其在電子行業(yè)得到了廣泛的發(fā)展和應用[1],現(xiàn)代軍用及民用電子裝備朝著高性能、小型化、低成本和低功耗等方向快速發(fā)展。三維集成封裝成為實現(xiàn)該目標的必要途徑。傳統(tǒng)封裝方式一般是采用引線鍵合或倒裝焊接等方式將元器件表面貼裝或內嵌入陶瓷或PCB板等基板材料,封裝后的器件在某些方面呈現(xiàn)出不錯的性能,但在熱學、電學、工藝復雜度和工藝成本等方面仍存在一定的不足之處[2]。例如,封裝結構中溫度差導致的層間應力的分布的熱失配問題,各層材料間的熱膨脹系數不匹配會造成整個系統(tǒng)中存有殘余應力和熱形變,嚴重影響封裝性能[3]。表1展示了常用基板和芯片材料的熱學參數[4-5],對比可知,單晶硅比其他材料具有更優(yōu)的熱學性能,同時半導體材料單晶硅由于制造精度高、成本低、批量化、易于集成等優(yōu)點已逐漸成為系統(tǒng)級封裝技術中最有前景的基板材料之一[1]。




本文詳細內容請下載:http://m.xxav2194.com/resource/share/2000003926。




作者信息:

游月娟,劉德喜,劉亞威,史  磊

(北京遙測技術研究所,北京100094)




wd.jpg

此內容為AET網站原創(chuàng),未經授權禁止轉載。
主站蜘蛛池模板: 色哟哟网站在线观看| √在线天堂中文最新版网| 91成人免费版| 日本最新免费二区| 亚洲精品国精品久久99热| 国产一在线精品一区在线观看| 久久久久久曰本av免费免费| 欧美猛交xxxx乱大交| 国产狂喷潮在线观看在线观看| 一本到在线观看视频| 欧美激情一欧美吧| 含羞草传媒旧版每天免费3次| 天天摸日日摸人人看| 日本久久久久中文字幕| 亚洲永久中文字幕在线| 美国式禁忌免费看| 在线观看国产一区二区三区| 亚洲国产成人精品久久| 精品人妻少妇一区二区| 国产午夜无码精品免费看动漫| 一级做a爰全过程免费视频 | 在线观看二区三区午夜| 中文字幕无码无码专区| 日韩系列第一页| 午夜精品在线免费观看| 国产露出调教91| 国产高中生粉嫩无套第一次| 一级一级一片免费高清| 日本漫画免费大全飞翼全彩| 亚洲国产成人久久精品软件| 狠狠色欧美亚洲狠狠色www| 四虎影视永久在线yin56xyz | 免费人成在线观看网站品爱网日本 | 日本肉体裸交xxxxbbbb | 8x网站免费入口在线观看| 日韩男人的天堂| 亚洲日韩中文字幕在线播放| 第一福利官方导航| 日韩人妻无码一区二区三区久久 | 亚洲av无码一区二区乱孑伦as| 波多野结衣作品大全|