《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > FPGA設計經驗之邊沿檢測
FPGA設計經驗之邊沿檢測
摘要: 在一個時鐘頻率16MHz的同步串行總線接收電路里,串行總線波特率為1Mbps。在串行總線的發送端是在同步時鐘(1MHz)的上升沿輸出數據,在接收端在同步時鐘的下降沿對輸入數據進行接收采樣。在這個接收電路里檢測同步時鐘的下降沿是必不可少的。假設主時鐘-clk,同步時鐘-rck,同步數據-data。
關鍵詞: FPGA 邊沿檢測
Abstract:
Key words :

  在同步電路設計中,邊沿檢測是必不可少的!

  例如:在一個時鐘頻率16MHz的同步串行總線接收電路里,串行總線波特率為1Mbps。在串行總線的發送端是在同步時鐘(1MHz)的上升沿輸出數據,在接收端在同步時鐘的下降沿對輸入數據進行接收采樣。在這個接收電路里檢測同步時鐘的下降沿是必不可少的。假設主時鐘-clk,同步時鐘-rck,同步數據-data。

  有些人在邊沿檢測的時候就喜歡這樣做:

       

  但是大家忽略了一種情況,就是clk與rck之間比沒有必然的同步關系,當rck的下降沿剛好略滯后于clk的上升沿(大概幾個ns),這樣就會使高電平 保持時間不足,就會發現在本時鐘上升沿時還是rck_dly=‘1’ and rck=‘1’,而在下一個時鐘的上升沿來的時候,就會出現rck_dly=‘0’ and rck=‘0’,所以就不會有rck_dly=‘1’ and rck=‘0’的情況出現!! 從而導致丟失數據。

  如果用下面的方法就可以避免上面的情況,并且可以做到正確無誤地接收數據:

      

  至于以上電路為什么就可以克服上面出現的情況,就留給大家分析了。

  不得不承認后一種方法所耗的資源要比前一種方法多(一個觸發器),但是就可以大大提高可靠性,這絕對是物有所值!!

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 亚洲欧美日韩精品中文乱码| 国产乱妇乱子在线播视频播放网站| 中文字幕乱码无码人妻系列蜜桃| 777奇米四色成人影视色区| 日韩免费高清专区| 亚洲精品无码久久| 色偷偷的xxxx8888| 国产精品VA无码一区二区| а√最新版地址在线天堂| 日韩中文字幕视频| 午夜影院小视频| 黄色永久免费网站| 夜夜爽一区二区三区精品| 久9这里精品免费视频| 欧美freesex黑人又粗又大| 免看**毛片一片成人不卡| 在线观看91精品国产入口| 小说区乱图片区| 久久人爽人人爽人人片av| 欧美成人家庭影院| 国产乱偷国产偷高清| 1000部无遮挡拍拍拍免费视频观看 | 男生女生一起差差差带疼痛| 国产交换俱乐部在线看| av无码a在线观看| 扒开腿狂躁女人爽出白浆| 五月天国产成人AV免费观看| 欧美综合色另类图片区| 国产啊v在线观看| eeuss在线兵区免费观看| 无码任你躁久久久久久久| 亚洲AV综合色区无码一区| 污污的网站在线免费观看| 全部免费a级毛片| h无遮挡男女激烈动态图| 大胸美女洗澡扒奶衣挤奶| 中文国产成人精品久久下载 | 欧洲熟妇色xxxx欧美老妇多毛| 亚洲精品无码mv在线观看网站| 精品亚洲aⅴ在线观看| 国产a三级三级三级|