《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 在FPGA上建立一個UWB脈沖發生器
在FPGA上建立一個UWB脈沖發生器
摘要: 用大多數FPGA都可以實現一個數字UWB(超寬帶)脈沖發生器。本設計可以創建一個兩倍于FPGA時鐘頻率的脈沖信號。以前的設計要采用異步延遲,才能制造出所需頻率的脈沖。不過該設計需要一只支持三態上拉的FPGA,如Xilinx公司的Virtex2。這種方案亦需要手工布局與布線。今天的FPGA都不支持三態上拉。
關鍵詞: FPGA UWB 脈沖發生器
Abstract:
Key words :

  用大多數FPGA都可以實現一個數字UWB(超寬帶)脈沖發生器。本設計可以創建一個兩倍于FPGA時鐘頻率的脈沖信號(圖1)。以前的設計要采用異步延遲,才能制造出所需頻率的脈沖。不過該設計需要一只支持三態上拉的FPGA,如Xilinx公司的Virtex 2(參考文獻1)。這種方案亦需要手工布局與布線。今天的FPGA都不支持三態上拉。另外,異步延遲會隨溫度而變化。本例采用了一種有多時鐘相位組合的同步延遲方案。這一設計可以實現于所有類別的FPGA上。

  本設計中的主要限制因素是DCM(數字時鐘管理器)以及觸發器的主時鐘頻率。例如,Xilinx公司Virtex 4的DCM不能超過400 MHz。一片FPGA可以生成頻率為時鐘頻率一半的信號,因為它用兩個時鐘脈沖使信號從0轉換為1,再回到0。因此,不能直接生成大于時鐘頻率一半的頻率。本設計用DCM的多時鐘相位以及小于單個時鐘周期的同步延遲,可以產生出高于時鐘頻率一半的脈沖信號,達到時鐘頻率的兩倍。

  圖2即所稱的脈沖發生器。它包括三個功能塊:一個OOK(on/off鍵控)調制器、一個同步延遲發生器,還有一個包含一只異或門的邊沿結合器。OOK調制器由一只反相器構成,它在每個新脈沖的開始時作為脈沖重復頻率信號觸發器。當發生一個觸發時,OOK電路將一個預初始化的信號轉換成為一個時間,該時間等于來自一個脈沖帶寬的計數值,然后在下個觸發出現前保持為零。OOK塊產生的頻率是時鐘頻率的一半。這個OOK輸出通過同步延遲發生器,產生出三個延遲版的OOK輸出。

  這些延遲都小于一個時鐘周期。時鐘相位依次為觸發器FF1、FF2和FF3提供時鐘,它們分別延遲90°、180°和 270°。這些延遲脈沖再使用組合邏輯,與OOK調幅器的輸出相結合,產生出UWB脈沖所需要的頻率。邊沿結合器完成一次XOR(異或)運算,獲得的信號頻率取決于希望組合的邊沿。將OOK輸出邊沿與FF1 輸出相結合,就得到一個等于時鐘頻率的信號。將所有輸出邊沿結合起來,就得到一個兩倍于時鐘頻率的信號。DCM對這些延遲做同步,產生一個精確的信號頻率。本設計的復雜性小于參考文獻1中的異步延遲方案。

  參考文獻

  1.Park, Youngmin, and David D Wentzloff, “All-digital synthesizable UWB transmitter architectures,”Proceedings of the 2008 IEEE International Conference on Ultra-Wideband, Volume 2, 2008.

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 中文字幕色综合久久| 亚洲视频在线观看视频| .天堂网www在线资源| 性无码专区无码| 久碰人澡人澡人澡人澡人视频| 爱做久久久久久久久久| 国产一区二区三区在线电影| 两个人看www免费视频| 女性高爱潮有声视频| 久久久久人妻一区精品色| 欧美人与性动交α欧美精品图片| 公交车后车座的疯狂运| 韩国公和熄三级在线观看| 国产精品欧美亚洲| www.九色视频| 无码专区天天躁天天躁在线| 亚洲AV无码久久久久网站蜜桃| 污视频在线看网站| 午夜a级理论片在线播放| 中文字幕一区二区人妻性色| 欧美va亚洲va国产综合| 做暧暧免费小视频| 色欲色av免费观看| 国产福利在线观看你懂的| 久久99视频精品| 欧美乱人伦人妻中文字幕| 人妻少妇看A偷人无码精品视频| 色天天综合久久久久综合片| 国产欧美综合一区二区三区| 99精品众筹模特私拍在线| 性xxxxx大片免费视频| 久久五月天婷婷| 最近中文2019字幕第二页| 亚洲第一成年网站大全亚洲| 精品亚洲A∨无码一区二区三区| 国产丰满老熟女重口对白| 免费黄色福利视频| 国产综合久久久久| a级毛片高清免费视频在线播放| 成人精品视频一区二区三区| 久久五月激情婷婷日韩|