《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > SPI IP核及其在微投影系統(tǒng)中的應用
SPI IP核及其在微投影系統(tǒng)中的應用
劉云川,龔向東,吳慶陽 深圳大學
摘要: 介紹了SPI總線控制器IP核的硬件結構與應用方法,并著重介紹了該IP核在微投影系統(tǒng)中的使用,以完成微顯示芯片的初始化。實驗表明,該SPI總線接口使用靈活,便于移植,并且穩(wěn)定可靠。
Abstract:
Key words :

引言
    SPI總線作為一種簡單高效的4線串行傳輸總線,在電子器件和系統(tǒng)中應用非常普遍,由于其輸入和輸出的信號線彼此獨立,因而傳輸可靠性更好。Altera公司的EDA設計工具中有自帶的SPI總線控制IP核,但目前介紹該IP核具體應用的文獻不多,本文結合我們在微投影系統(tǒng)研究中的需求,給出了該SPI IP核的應用實例。

1 SPI核的工作原理
1.1 硬件結構
    SPI核的硬件結構如圖1所示,主要由波特率分頻器、發(fā)送數(shù)據(jù)寄存器、接收數(shù)據(jù)寄存器、狀態(tài)寄存器和控制寄存器組成。波特率分頻器主要將Avalon的系統(tǒng)時鐘進行分頻,SCK可以配置的頻率=Avalon系統(tǒng)時鐘頻率/(2的倍數(shù))。

a.jpg


    該IP核可以配置為主和從兩種模式。本設計為嵌入在FPGA中SPI核為主工作模式,可以控制最多16個從設備,如圖1所示的SEN0~SENl5。只有一個器件時,默認為SEN0信號。SPI核傳輸?shù)臄?shù)據(jù)寬度是由用戶配置的,可在1~32位之間,當一次數(shù)據(jù)傳輸結束之后SPI核發(fā)出一個中斷請求。
    主要實現(xiàn)兩種傳輸邏輯(以主模式為例):
    ①發(fā)送邏輯。待發(fā)送的數(shù)據(jù)由Avalon從端口送入發(fā)送數(shù)據(jù)寄存器,再移入移位寄存器中,SCK跳變沿到來時開始數(shù)據(jù)傳輸(經(jīng)SDAT信號線發(fā)出,先移入的數(shù)據(jù)是高位還是低位,取決于SOPC Builder的配置)。
    ②接收邏輯。移位寄存器捕獲到完整的數(shù)據(jù)后,再將其移入接收數(shù)據(jù)寄存器中(由SDO信號線捕獲數(shù)據(jù))。
1.2 軟件結構
    目前,在采用32位的軟核Nios II處理器中,提供了4層軟件開發(fā)模式:Nios II系統(tǒng)硬件,驅動程序層,硬件抽象層應用程序接口(HAL API),應用程序層。SPI核的應用和軟件結構如圖2所示。

b.jpg



2 SPI核的庫函數(shù)及其使用
    該IP核的APl函數(shù)為alt_avalon_spi_command(),其原型為:
    c.jpg
    flags——置1時表示執(zhí)行完該函數(shù)后,SS_N保持寫/讀操作相同的電平;置0時表示執(zhí)行完該函數(shù)后,SS_N為寫/讀操作相反的電平。
    alt u8、alt u32分別是Altera系統(tǒng)中定義的8位、32位無符號數(shù)。

3 應用實例
    微投影技術顯示是目前投影的一個研究焦點,主流的技術包括:MOEMS微光機電微鏡偏轉技術、基于數(shù)字微鏡芯片的DLP技術和基于硅基液晶的LCOS技術。三種技術相比,LCOS具有成本低、體積小、低功耗等優(yōu)點。
    本設計使用的是鎂光公司的MT7DPWV2F鐵電硅基液晶(FLCOS),F(xiàn)LCOS比一般的LCOS在色彩對比度、液晶像素響應時間方面更為出色。該芯片的主要參數(shù):像素分辨率為852×480,顏色深度24位,對比度300:1,光學鏡面反射率63%,尺寸23.4mm×9.8 mm×3.6 mm,功耗僅為75 mW。
    圖3為微投影系統(tǒng)視頻處理與控制SOPC系統(tǒng)示意圖,總線上掛接了包括微處理器、Flash控制器、SDRAM控制器等。復合視頻信號經(jīng)過硬件解碼后進入視頻處理模塊(完成去隔行處理、色空間轉換等功能),SPI控制器模塊和顯示控制器模塊一起控制片外的FLCOS芯片。FLCOS產(chǎn)生的圖像經(jīng)過光學引擎放大,投影到屏幕上面來。

d.jpg


    該FLCOS芯片有數(shù)十個可配置的內(nèi)部寄存器,根據(jù)具體應用的需求,有4個寄存器是必須初始化配置的。
    ①休眠控制寄存器(地址為0x06)。如圖4所示,該寄存器默認值為00H,需要將bit3位改為1,芯片才能從睡眠模式進入工作模式。

e.jpg


    ②同步信號極性控制寄存器(地址為0x02)。如圖5所示,該寄存器默認值為C0h,將其bit7、bit6兩位改為0,以符合顯示時序控制器同步信號高電平有效的時序要求。

f.jpg


    ③LED輸出控制寄存器(地址為0x05)。如圖6所示,該寄存器默認值為09h,需要將bit5、bit6改為1,從而芯片能發(fā)出高電平有效的LED驅動信號,bit3到bit0默認為9h表示圖像的伽馬值為2.1。

g.jpg


    ④像素時鐘控制寄存器(地址為0x0f)。如圖7所示,默認值為40h,該寄存器需要配置為像素時鐘大小的2倍。由于本設計使用的像素時鐘為27 MHz,27×2=54,轉為十六進制數(shù)即為36h。

h.jpg


    FLCOS芯片的初始化過程如圖8所示。上電后,芯片進入睡眠狀態(tài),就需要對芯片進行SPI初始化配置,即對微投影寄存器進行寫操作,其時序如圖9所示。讀操作時要求器件地址(共8位)的最高位為1,寫操作時要求器件地址(共8位)的最高位為0。

i.jpg

l.jpg


    作為SPI驗證的例子,先向微投影芯片地址為0x06的存儲單元寫入數(shù)據(jù)0x08后再從中讀出,并通過QuartusII內(nèi)嵌的SignalTap II邏輯分析工具捕獲如下信號,依次為SPI片選信號SEN0、時鐘信號SCK和數(shù)據(jù)信號SDAT、SD0。結果顯示,所得到的這一寫入、讀出過程時序與圖9要求的芯片寫入、讀出時序一致。
    芯片的初始化代碼如下:
 j.jpg
k.jpg

結語
    SPI IP核作為自定義組件加載到SOPC系統(tǒng)中,應用于微投影芯片上并實現(xiàn)其初始化。SPI接口十分廣泛,本文通過微投影的實例著重闡述了如何配置芯片的寄存器,實驗表明該IP核配置靈活,便于移植。

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權禁止轉載。
主站蜘蛛池模板: 最近中文字幕免费mv视频7| 亚洲日韩欧洲无码av夜夜摸 | 中文在线天堂网| 青青操视频在线免费观看| 精品无码久久久久久久久水蜜桃 | 男人的肌肌捅女人的肌肌| 欧美日韩精品在线观看| 日韩在线你懂的| 小说都市欧美亚洲| 欧美最猛黑人xxxx| 最新国产在线拍揄自揄视频| 成年人视频在线免费播放| 日本大片免a费观看视频| 巨大黑人极品hdvideo| 国产精品精品自在线拍| 国产一级三级三级在线视| 亚洲经典在线中文字幕| 久久精品国产亚洲av麻豆| 一二三四区产品乱码芒果免费版| 动漫成年美女黄漫网站国产| 色噜噜亚洲男人的天堂| 欧美日本在线一区二区三区| 把水管开水放b里是什么感觉| 国内外成人免费视频| 国产色产综合色产在线视频| 国产午夜电影在线观看| 人妻av一区二区三区精品| 久久精品99无色码中文字幕| 久久久久久久人妻无码中文字幕爆 | 久久精品国产久精国产果冻传媒| xxxx日本免费| 韩国美女主播免费的网站| 熟妇人妻不卡中文字幕| 日本dhxxxxxdh14日本| 国产精品毛片va一区二区三区| 唐人电影社欧美一区二区| 亚洲人成伊人成综合网久久久 | 日日夜夜嗷嗷叫| 国产精品免费无遮挡无码永久视频| 午夜一级毛片免费视频| 久久夜色精品国产亚洲|