設計應用 基于FPGA的CompactPCI Express通信接口模塊設計研究與實現(xiàn)[可編程邏輯][工業(yè)自動化] 通信接口模塊用于擴展CompactPCI Express總線工業(yè)控制計算機系統(tǒng)的通信接口。模塊采用FPGA固核實現(xiàn)PCI Express接口,并且在FPGA內(nèi)部實現(xiàn)各種總線接口的IP核,使電路設計高度集成化。在電路設計過程中通過仿真保證了高速串行電路的信號完整性。模塊已經(jīng)投入使用,在應用過程中性能穩(wěn)定 發(fā)表于:8/2/2018 2:58:30 PM MIMO系統(tǒng)中低復雜度的MCMC迭代檢測算法 [通信與網(wǎng)絡][通信網(wǎng)絡] 針對多輸入多輸出(MIMO)系統(tǒng)中現(xiàn)行的馬爾科夫鏈蒙特卡洛(MCMC)檢測算法復雜度較高的問題,提出了一種SIC-MMSE算法輔助的MCMC檢測算法,信號的預估計值和軟信息均作為軟輸入軟輸出(SISO)檢測器的輸入,提高了吉布斯采樣值的可信度,進而減少采樣點數(shù)。仿真結(jié)果表明,同樣的信噪比情況下,達到相同誤碼率時,與傳統(tǒng)MCMC算法相比,改進MCMC算法的復雜度明顯降低。 發(fā)表于:8/2/2018 2:47:28 PM 基于改進加權航跡關聯(lián)的異步融合算法與仿真[通信與網(wǎng)絡][航空航天] 在分布式多傳感器信息融合系統(tǒng)中,來自各傳感器的局部航跡往往是不同步的。針對分布式多傳感器異步航跡關聯(lián)與融合問題,文中提出一種基于改進加權航跡關聯(lián)的異步航跡順序融合算法。把多傳感器異步航跡外推校準到同一時刻,實現(xiàn)異步航跡的同步化,再用改進的加權航跡關聯(lián)算法進行航跡關聯(lián),并利用順序融合算法對已關聯(lián)航跡進行融合。仿真結(jié)果表明了該算法的有效性。 發(fā)表于:8/2/2018 2:43:22 PM 高效率線性功率放大器設計[模擬設計][通信網(wǎng)絡] 3G信號的高峰均比和快速的包絡變化為基站功率放大器的設計提出了新的挑戰(zhàn)。結(jié)合Doherty技術與基帶多項式預失真技術, 設計了一款高效率線性功率放大器。仿真分析得到,放大器在輸出為P1dB到回退6 dB的范圍內(nèi),效率超過38.4% 。使用碼率為3.686 4 Mcps的CDMA2000信號源測試,在輸入功率為38.5 dBm時,其輸出信號的ACPR達到-45 dBc。本設計在線性放大的條件下實現(xiàn)了從P1 dB處回退6 dB范圍的高效率放大器。 發(fā)表于:8/2/2018 2:39:08 PM 基于蟻群算法的可信網(wǎng)絡路由[通信與網(wǎng)絡][通信網(wǎng)絡] 針對不同的網(wǎng)絡實際條件,提出一種基于蟻群算法的可信網(wǎng)絡路由算法,以尋找網(wǎng)絡中任意2個節(jié)點間的最優(yōu)路由。在將鏈路帶寬使用情況作為影響路由重組結(jié)果可信度的因素時,同時考慮了路由中節(jié)點間鏈路上的耗費和延時這兩個因素,實現(xiàn)了可信的網(wǎng)絡路由重組。仿真結(jié)果顯示,該方法在較快地找到較低耗費和延時路由的同時,能夠有效地提高路由重組結(jié)果的可信度。 發(fā)表于:8/2/2018 2:34:47 PM 有源電力濾波器控制器[可編程邏輯][工業(yè)自動化] 有源電力濾波器(APF)控制器是APF的關鍵部分,決定了APF的性能指標和補償效果。提出一種新的多環(huán)控制策略和控制器結(jié)構(gòu),控制器由4個控制環(huán)組成,分別實現(xiàn)諧波抑制和無功補償控制、抑制電網(wǎng)與有源濾波器高頻振蕩、有源濾波器的直流母線電壓控制。設計了一種基于數(shù)字信號處理器(DSP)、現(xiàn)場可編程門陣列(FPGA)和復雜可編程邏輯器件(CPLD)芯片的全數(shù)字控制器,詳細闡述了控制器的硬件電路及軟件設計。實驗結(jié)果表明,該裝置濾波和無功補償效果較好,而且這種控制器的實時性和精度比較高。 發(fā)表于:8/2/2018 2:21:17 PM 便攜式時域反射儀硬件系統(tǒng)設計 [測試測量][工業(yè)自動化] 介紹了用于土壤參數(shù)測量的時域反射儀硬件系統(tǒng)的設計與實現(xiàn)方案,并研制出樣機TDR-I。該樣機使用DSP做主控板,利用階躍恢復二極管(SRD)產(chǎn)生140 ps上升沿的快沿發(fā)射脈沖,采用快慢斜波比較法獲得等效采樣步進精度為8.7 ps的取樣脈沖。經(jīng)過實驗數(shù)據(jù)獲取驗證,該系統(tǒng)測量效果良好。 發(fā)表于:8/2/2018 2:15:07 PM 基于TDC的微小電容測量電路的設計[測試測量][工業(yè)自動化] 提出一種基于TDC(時間數(shù)字轉(zhuǎn)換)的微小電容測量電路的設計方案。該電路具有功耗低、體積小、抗干擾性強、分辨力高、刷新率高的特點。詳細闡述了測量電路的基本原理、具體實現(xiàn)、參數(shù)配置、標定和抗干擾設計,并且通過測量0 pF~3 pF范圍的固定電容和動態(tài)電容驗證了電路的性能。試驗表明電路在10 Hz刷新頻率下分辨力為6 aF;電路在13 kHz刷新頻率下分辨力為610 aF;ENOB(有效精度位)最高可達22位。 發(fā)表于:8/2/2018 2:09:51 PM 基于生物特征識別的自動勤務系統(tǒng)設計[可編程邏輯][安防電子] 提出一種基于生物指紋特征提取的小型企事業(yè)單位勤務系統(tǒng)。介紹了該系統(tǒng)各模塊引入的相關算法。將這些算法的原理應用到系統(tǒng)設計中,設計出系統(tǒng)各模塊的電路結(jié)構(gòu),并在FPGA芯片上進行了仿真,驗證了該系統(tǒng)的可行性。最后提出了該系統(tǒng)的改進方案。 發(fā)表于:8/2/2018 1:45:12 PM 基于改進型Q矩陣LDPC編碼的硬件實現(xiàn)[可編程邏輯][通信網(wǎng)絡] 在DVB-S2中使用LDPC碼,設計了一種準規(guī)則Q矩陣LDPC碼編碼器。其編碼復雜度與信息位的長度成正比,有效降低了編碼復雜度和設計難度。根據(jù)具體實現(xiàn)要求,在QuartusII平臺上用FPGA實現(xiàn)了可變碼率及碼長的編碼器。結(jié)果證明其硬件資源占用很少,實現(xiàn)比較簡單。 發(fā)表于:8/2/2018 1:41:19 PM ?…356357358359360361362363364365…?