設計應用 用Duffing振子陣列解調微弱π/4-DQPSK信號[通信與網絡][通信網絡] 首次提出了微弱π/4-DQPSK信號Duffing振子陣列的解調算法,并用計算機對此算法進行了相應的仿真驗證,同時還創造性地提出了星座圖重疊劃分,功率譜熵計算陣列和Duffing振子碼元分界點搜尋器。先將π/4-DQPSK星座圖的8個點劃分成相重疊的四個區域,然后用功率譜熵來判定不同區域內Duffing振子的不同響應,最后依據當前時刻Duffing振子陣列的不同響應來斷定所傳送的數字信息。計算機仿真結果表明,本算法切實可行,在高斯信道中解調信噪比最低可達-15.6 dB。 發表于:9/14/2018 9:01:14 AM TD-LTE系統中秩指示的編碼及DSP實現[通信與網絡][其他] 秩指示RI是3GPP LTE系統中一種重要的MIMO反饋信息。3GPP協議給出了RI的編碼方法,是一種簡單的線性分組碼。采用TI TMS320C6455定點DSP,編程實現協議規定的編碼,方法為循環查表法,采用的編程語言為匯編,仿真平臺為CCS3.3。該方案算法簡單、耗時少,已應用于TD-LTE無線綜合測試儀表的開發中。 發表于:9/13/2018 5:52:48 PM 基于SoPC的網絡入侵檢測中模式匹配系統設計[可編程邏輯][信息安全] 設計了一種基于FPGA的模式匹配系統,通過Verilog HDL語言實現系統主體;采用開源的Snort規則,選用由“異或”運算組成的適合FPGA處理的HashMem函數進行模式匹配;通過軟件預處理找出Snort中的沖突模式串進行單獨匹配從而用硬件方法解決沖突。硬件電路采用DM9000A網絡控制器接收網絡數據。實驗結果顯示,當處理的Snort規則數增多時,系統資源消耗低,吞吐量穩定,相比于傳統系統隨著規則數增加性能下降的特性,此系統更具優勢。 發表于:9/13/2018 5:22:21 PM 自適應MIMO系統在反饋延時下的性能分析[通信與網絡][通信網絡] 為了提高無線通信系統的頻譜利用率,提出一種簡單而實用的開環自適應MIMO系統,利用最優貪婪調度算法,在多用戶分集和多天線分集的作用下,有效地改善系統的性能。推導了在反饋存在延時的信道條件下頻譜效率和中斷概率的閉合表達式、分析了發射天線數、重傳、用戶數以及延時對系統整體性能的影響。 發表于:9/13/2018 4:25:29 PM 協同系統中基于誤比特率的波束成形設計[通信與網絡][信息安全] 針對頻率選擇性信道下放大轉發模式的多中繼協同系統的波束成形因子設計問題進行研究。以最小化接收端總誤比特率(BER)為目標,提出了一種兩階段的波束成形設計方法。所提方法可以有效降低設計的難度和復雜度,并且可以使接收端的總BER最小。仿真結果表明,與現有算法相比,本算法可以顯著降低接收端的誤比特率。 發表于:9/13/2018 4:21:15 PM 基于北斗短報文的定位數據壓縮和可靠傳輸[通信與網絡][航空航天] 充分利用運動目標的數學模型,通過參數簡化和差分編碼方法進行數據壓縮,提高了數據傳輸效率。基于北斗報文服務和監視任務的特點,提出了一種分布傳輸方法,在不增加冗余信息的基礎上,提高了系統抗突發干擾的能力,增強了傳輸過程的可靠性。仿真和實測結果表明,該設計方案在保證數據傳輸可靠性的基礎上,數據壓縮效率達到了89%。 發表于:9/13/2018 4:17:26 PM 氦氖激光器電源的調流控制方法研究[電源技術][工業自動化] 針對氦氖激光器加速壽命試驗對電流控制的要求,設計了一種簡單、高效的調流控制電路,該電路具有調流范圍寬、恒流效果好的特點。試驗結果表明,該設計滿足加速壽命試驗系統對電流控制的要求,可以應用于加速壽命試驗系統。 發表于:9/13/2018 4:09:13 PM MM74HC4046在電壓型逆變器中的設計與優化[電源技術][其他] 針對通用鎖相環頻率特性中高頻部分線性不足的問題,對鎖相環進行了改進。通過對MM74HC4046鎖相環內部結構的分析,提出了一種鎖相環頻率特性的優化,設計出擴展壓控振蕩器的頻率范圍和改善其控制電壓的電路。通過實驗驗證,優化后的鎖相環頻率特性線性度和穩定性都有了很大的改善,使得鎖相環電路有更廣泛的應用和很強的實用性。 發表于:9/13/2018 4:05:41 PM 多代理分層的智能配電網自愈控制研究[電源技術][智能電網] 介紹了配電網自愈的基本概念,對傳統的框架體系進行了改進,并提出一種基于智能多代理分層的配電網自愈控制技術。根據配電網的功能進行了分層,將智能多代理技術與電網的運行狀態相結合,根據不同的運行狀態執行不同的控制策略,并充分利用多代理技術的自治性和協同性,為智能配電網自愈控制提供理論和方法上的依據。 發表于:9/13/2018 4:02:43 PM 一種高線性調整率無電容型LDO的設計[模擬設計][其他] 提出了一種1.8 V、70 mA片上集成的低功耗無電容型LDO(Low Dropout)電路。電路中采用了一級增益自舉運放作為誤差放大器,通過消除零點的密勒補償技術提高了環路穩定性;帶隙基準源(BGR)采用了線性化VBE技術進行高階補償,可以獲得溫度穩定性更好的BGR,降低了BGR對線性調整率的影響。該設計采用HHNEC 0.13 μm CMOS工藝(其中VTHN≈0.78 V、VTHP≈-0.9 V),整個芯片面積為0.33 mm×0.34 mm。測試結果顯示:在2.5 V~5.5 V電源供電下,LDO輸出的線性調整率小于2.14 mV/V,負載調整率小于1.56 mV/mA;在正常工作模式下,整個LDO消耗56 μA靜態電流(其中測試用的放大器消耗電流約18 μA)。 發表于:9/13/2018 3:55:35 PM ?…320321322323324325326327328329…?