頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于FPGA全新鎖相倍頻系統的設計 芯片及解決方案,站點首頁,芯片,EDA及可編程 發表于:5/19/2008 基于FPGA的可變長度移位寄存器優化設計 芯片及解決方案,站點首頁,芯片,EDA及可編程,數據采集 發表于:5/19/2008 CPLD在可編程邏輯控制系統中的應用研究 對CPLD在可編程邏輯控制系統中的可行性和應用優勢進行了分析,提出了一種基于CPLD的新的可編程邏輯控制系統設計方法,并給出了一個設計實例。 發表于:5/19/2008 嵌入式操作系統在高速實時信號處理系統中的應用 設計應用,站點首頁,技術,MCU/DSP,EDA及可編程 發表于:5/19/2008 德州儀器推出的超薄芯片模塊可用于生產圖案豐富的高質量多品牌非接觸式卡 新器件,站點首頁,芯片,EDA及可編程 發表于:5/19/2008 基于Nios的通用編譯碼器的設計 提出了一種基于Nios的通用編譯碼器的設計,利用嵌入在FPGA中的Nios處理器,對多種編譯碼模塊進行控制。詳細論述了主要模塊的設計和實現方案及整個系統的啟動機制。該編譯碼器在通信原理教學實驗系統中運行良好,體現了它的穩定性及可擴展性。 發表于:5/19/2008 基于最佳接收的UART的設計與實現 芯片及解決方案,站點首頁,芯片,EDA及可編程 發表于:5/16/2008 一種自適應中值濾波器算法的FPGA實現 在數字圖像的生成和采集過程中,由于受工作環境、器件性能的影響,使得任何一幅未經處理的原始圖像,都存在著一定程度的噪聲干擾。這些干擾惡化了圖像質量,給后續分析帶來困難。因此,需要對數字圖像進行濾除噪聲處理。本文基于Cyclone II FPGA,在3×3圖像采樣窗口的基礎上,將窗口尺寸擴展到5×5,并與3×3中值濾波器、5×5中值濾波器相結合,在FPGA中實現了一種自適應中值濾波器;并把濾波處理后像素點的灰度值作進一步的偽彩色增強變換。這樣通過自適應中值濾波加偽彩色增強,在對圖像去除噪聲并盡可能減少圖像細節損失的同時,增強了圖像信息的表現力。 發表于:5/16/2008 基于FPGA的新型浮點FFT處理器設計 針對現有FFT算法結構復雜、難以并行擴展的問題,提出了一種改進的FFT算法,在此基礎上設計了一種基于浮點運算的FFT處理器,并進行了仿真驗證。結果表明,新算法大大簡化了系統結構,減少了系統的硬件開銷,非常容易并行實現,且顯著提高了運算效率,完成一次N點的FFT運算只需要N/2個時鐘,完全滿足實時信號處理的要求。 發表于:5/16/2008 基于FPGA的視頻監控系統 設計并實現了一個基于FPGA的2C總線配置模塊對視頻芯片ADV7181進行合理的配置,介紹了視頻信號的處理過程,包括ITUR656視頻解碼、視頻插值、解交織和色度空間變換。處理后的視頻一路通過VGA接口在本地顯示器上顯示,另外一路經過壓縮后通過網絡傳輸到網絡終端,從而實現網絡遠程監控。 發表于:5/16/2008 ?…585586587588589590591592593594…?