頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 使用Altera嵌入式解決方案,提高性能,降低功耗 技術資料,站點首頁,技術,MCU/DSP,EDA及可編程 發表于:10/31/2008 模擬世界中的數字解決方案 技術資料,站點首頁,技術,MCU/DSP,EDA及可編程 發表于:10/31/2008 采用40-nm Stratix IV FPGA SoC集成邁上新臺階 技術資料,站點首頁,技術,MCU/DSP,嵌入式系統,EDA及可編程 發表于:10/31/2008 Altera中國大學計劃三步曲 專訪,站點首頁,EDA及可編程 發表于:10/31/2008 高性能與低功耗:FPGA上可以實現魚與熊掌兼得 廠商新聞,站點首頁,資訊,EDA及可編程 發表于:10/31/2008 采用Altera產品降低功耗,加速設計 技術資料,站點首頁,技術,EDA及可編程 發表于:10/31/2008 多處理技術提高性能,降低功耗 技術資料,站點首頁,技術,MCU/DSP,嵌入式系統,EDA及可編程 發表于:10/31/2008 Altera公司打造FPGA的奧林匹克競賽 廠商新聞,站點首頁,資訊,EDA及可編程 發表于:10/30/2008 Altera業界首推40nm FPGA 期待占據市場主導地位 專訪,站點首頁,MCU/DSP,嵌入式系統,EDA及可編程 發表于:10/30/2008 JPEG2000中嵌入式塊編碼的FPGA設計 為了使JPEG2000能應用到便攜產品中,采用了高效存儲結構的硬件實現方案,并設計了相應的寄存器組和控制邏輯。仿真結果表明所設計的塊編碼器能夠在0.256s內完成對一幅512×512的灰度圖像的編碼。 發表于:10/30/2008 ?…552553554555556557558559560561…?